頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發展充滿信心。 最新資訊 標準測試:Vivado的 ESL功能可加速Zynq SoC上的IP設計 FPGA被廣泛用作信號處理應用中的原型設計或SoC實現工具。它們具備大規模并行處理功能、豐富的片上存儲器異構模塊以及DSP構建塊,是一款高 效的實現方案,往往能夠比肩標準的微處理器、DSP和GPU。而集成ARM® 硬處理器和可編程邏輯的賽靈思28nm Zynq®-7000 All Programmable SoC的問世,則使賽靈思器件對嵌入式系統來說更富吸引力。 發表于:9/22/2013 基于SoPC的智能巡跡小車的設計 本設計以SoPC套件E-Play-1c12上配置的Cyclone系列FPGA芯片EP1C12Q240C8為控制單元,加以直流電機、光電傳感器、超聲波傳感器和電源電路以及其他電路構成。控制小車在尋軌區能夠沿黑線行駛,并能在相應的區域加/減速,進入尋光區后開始在光源的引導下到達終止線停止。同時,在小車行駛過程中車首點陣式液晶滾動顯示字幕,實時顯示小車行駛的時間及路程。 發表于:9/18/2013 諾丁漢英盛德芯片設計學院第一批畢業生全部簽約跨國公司 Mentor Graphics Corp. 今天宣布,金九之初,寧波諾丁漢大學迎來了世界各地的新同學,同時,也送走了一批畢業生。他們是學校英盛德芯片設計學院的第一批學生,目前已經全部簽約跨國公司。 發表于:9/18/2013 萊迪思半導體公司與TI和Mentor Graphics聯合舉辦互連研討會 萊迪思半導體公司(NASDAQ: LSCC)今日宣布將在中國的多個城市舉辦研討會,幫助設計工程師解決新興的互連解決方案的挑戰。來自TI、Mentor Graphics和萊迪思的專家將探討針對各種多樣化的設計要求的互連解決方案的選擇和設計方法。 發表于:9/18/2013 一種多芯片串行收發器糾偏方法 在一些特定的應用場景下,需要支持單板內多芯片串行收發器糾偏。要求各接收/發送機輸入/出的數據相位差很小,比如250pS。為了達到該技術指標要求,必須使用多通道相位對齊技術、輸入輸出FIFO旁路技術。通常 發表于:9/16/2013 為FPGA供電簡便易行 -寫給采用FPGA的數字工程師 作者:SureenaGupta德州儀器我不得不承認,隨著時間的推移為FPGA供電變得越來越復雜,本文提供一些建議,希望可以幫助簡化FPGA的電源解決方案,使用戶能夠創建出快速便捷的解決方案。在為FPGAEETOPTI社區 發表于:9/16/2013 基于FPGA的無線傳感網絡信道波形整形濾波器 針對模擬濾波器設計靈活性差且不能很好地支持數據通信的并行和速度等問題,利用Altera公司CycloneII系列中的EP2C35F672C6N芯片完成了基于FPGA的WSN信道波形整形濾波器的設計。通過功能創建、計算查表法系數、建立內存數據表、Verilog-HDL編程、Quartus-II平臺下進行FPGA綜合、ModelSim時序仿真、DE2開發板下載調試等過程,實現了波形整形硬件平臺通過USB接口與主機的通信。測試結果表明,該波形整形濾波器具有低成本、頻率可擴展、即插即用等優點,使用方便。 發表于:9/13/2013 LTE系統中基于FPGA速率匹配算法的仿真及實現 速率匹配是LTE系統中重要的組成部分。在詳細分析3GPP協議中Turbo編碼速率匹配算法的基礎上,給出了一種基于FPGA的速率匹配實現方案。該方案通過乒乓操作以減少速率匹配的處理延時;并以Virtex-6芯片為平臺,完成了仿真、綜合、板級驗證等工作。結果表明,基于該方案的速率匹配算法能夠明顯地縮小處理延遲。 發表于:9/13/2013 基于SoPC的星載微波輻射計的數據采集系統 應用MC8051軟核處理器,在FPGA上設計實現了基于軟核的輻射計的科學數據采集,并通過1553B總線將數據傳送到地面接收的采集系統。該方案在Xilinx公司FPGA芯片XC2V3000上得到了驗證,滿足航天星載微波輻射計多通道高分辨率的要求。 發表于:9/12/2013 基于FPGA的指針反饋式低功耗Viterbi譯碼器設計 為了滿足復雜的無線通信系統功耗以及性能要求,提出并設計了一種指針反饋式Viterbi譯碼器。該譯碼器使相鄰時刻的各狀態轉移滿足單向一對一指向關系,并根據傳統譯碼器初始譯碼狀態從狀態0延伸的特點,通過每一時刻不斷更新的狀態指針指向當前時刻譯碼路徑狀態,同時輸出譯碼結果。算法仿真以及FPGA和CMOS綜合結果表明,該譯碼器功耗降低60%,譯碼延時小,并且在信噪比較高的情況下有很好的譯碼性能,特別適用于約束長度大、譯碼狀態數多的情況。 發表于:9/12/2013 ?…225226227228229230231232233234…?