《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 萊迪思宣布首個符合PCI Express 2.0規范的低成本FPGA

萊迪思宣布首個符合PCI Express 2.0規范的低成本FPGA

2011-07-07
作者:萊迪思

 萊迪思半導體公司(NASDAQ: LSCC)今日宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規范和互操作性的測試,確保萊迪思的解決方案與現有的支持系統的PCIe 2.0具有互操作性。實現這一重要行業事件使得2.5Gbps PCIe v2.0系統具有更高的可靠性且降低了成本和功耗,適用于通信、多媒體、服務器和移動平臺,萊迪思及其IP合作伙伴增加了更加廣泛的設計解決方案,支持被廣泛采用的串行互連標準。
     
  在PCIe 2.0規范允許工作在一個較低的速度(2.5Gbps),但環路帶寬的特點是不同的,比PCIe 1.1版更加嚴格。萊迪思的解決方案使不需要PCIe鏈路工作在5Gbps,但關注符合有關PCIe 2.0規范的用戶在符合PCIe 2.0規范的系統中使用低成本FPGA。
  
  此外,針對萊迪思的PCI Express x1和x4的IP核,萊迪思與Trellisys有限公司提供了強大的和具有成本效益的PCIe總線功能模型(BFM)。同時有一些針對PCI Express的第三方驗證的核可用,這些通常是針對ASIC /定制邏輯,在FPGA開發過程中,驗證IP的成本往往使人望而卻步。Trellisys的PCIe BFM集中在事務層,因為通常在那里實現用戶的應用邏輯。這種方法假定物理和數據鏈路層完全壓縮在萊迪思的PCIe IP核中,已經由萊迪思驗證。
    
  “Trellisys的PCI Express BFM使驗證投入符合FPGA開發流程,同時仍然保持有效的驗證概念,” Trellisys的總監Charles Gardiner說道。 “與PCI Express 1.1相比,由于PCI Express 2.0有更嚴格的測試要求,對PCI Express2.0規范的成功測試為與其他符合PCI Express2.0規范的器件一起工作提供了更穩定的運作。”
  
  Trellisys的PCIe BFM支持Verilog和VHDL,并已在Aldec公司的Active- HDL及Riviera - PRO仿真器上進行了驗證。提供預編譯的代碼,為用戶提供了基于先進驗證套件的強大的程序庫。設計人員可以立即用Lattice Diamond® 1.2或更高版本的設計工具套件中的IPexpress™工具,開始評估和設計采用LatticeECP3萊迪思的符合PCI Express 2.0規范的系統。該IPexpress工具提供了PCIe核,參考設計和所有的腳本,BFM和模擬模型需要精簡集成至用戶設計。
  
  “我們與Trellisys的關系增強了我們自己的技能,并重申我們的一貫致力于LatticeECP3 PCI Express IP產品組合的承諾,”萊迪思器件和解決方案的市場總監Shakeel Peera說道。 “這種合作提供了驗證的IP,使用戶減少設計的復雜性,針對他們的PCI Express設計縮短了產品的上市時間。”
  
關于萊迪思IP套件
  萊迪思IP套件是可互操作的LatticeCORE™IP核系列,針對萊迪思器件結構進行了優化,能夠用于各種特定技術的應用。Lattice Diamond設計環境中的IPexpress工具使用戶能夠無縫地訪問萊迪思IP服務器的最新的IP核,并對它們進行配置。所有萊迪思IP核可以在購買前進行全面評估:在免費的評估模式,用戶可完全配置IP核,將它集成到他們的設計,執行全面驗證,甚至可以在有限的時間內在硬件上運行。購買年度的節點鎖定IP套件許可證能夠允許IP核成員無限制地在硬件上運行。節點鎖定許可證可用于多種設計或項目,時間可超過一年。如需了解有關如何萊迪思IP套件可為設計項目帶來價值的信息,請訪問:www.latticesemi.com/IPSuites。 
    
價格和供貨
  作為單獨的促銷活動的一部分,萊迪思的PCI Express IP套件目前售價為99美元。在限定的促銷期后,該IP套件的售價將是995美元。該IP套件可立即通過在www.latticesemi.com/sales列出的授權的萊迪思經銷商訂購。
  
關于Lattice ECP3 FPGA系列
  LatticeECP3 FPGA系列是當今市場中最低功耗、具有SERDES功能的FPGA。該系列的5款FPGA器件提供兼容多種標準的多協議3.2G SERDES、DDR1/2/3存儲器接口和高性能、可級聯的DSP slice,是RF、基帶和圖像信號處理的理想選擇。LatticeECP3 FPGA還具有最快的LVDS I/O,切換速率高達1Gbps,以及多達6.8 Mbit的嵌入式存儲器。邏輯密度從17K LUT到149K LUT,帶有多達586個用戶I/O。LatticeECP3 FPGA系列是大批量、成本和功耗敏感的攝像和顯示、有線和無線基礎設施應用部署的十分理想的選擇。
 

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 免费看的黄色大片| 国产日产久久高清欧美一区| 两个人www免费高清视频| 日韩精品午夜视频一区二区三区| 亚洲狠狠婷婷综合久久久久| 真实男女xx00动态图视频| 四虎影视永久免费观看| 青娱乐手机在线| 国产女人18毛片水真多18精品| jizzjizz丝袜老师| 国产超级乱淫视频播放| ASS日本少妇高潮PICS| 好男人资源在线www免费| 中国人xxxxx69免费视频 | 色偷偷女男人的天堂亚洲网| 国产综合精品在线| 99久久精品国产免费| 天天摸天天摸天天躁| youjizz.com中国| 少妇粉嫩小泬喷水视频| 东京热人妻无码人av| 成年免费大片黄在线观看下载| 久久久久亚洲AV无码专区网站| 日韩一级在线播放免费观看| 久久精品青草社区| 最近免费高清版电影在线观看| 亚洲午夜久久久久久久久电影网| 欧美日韩精品一区二区三区高清视频| 亚洲熟妇AV乱码在线观看| 熟妇人妻无码XXX视频| 人人干人人干人人干| 男女性色大片免费网站| 免费A级毛片无码无遮挡| 看黄色免费网站| 免费一级特黄欧美大片勹久久网 | 日本日本熟妇中文在线视频| 久久成人免费播放网站| 日韩国产欧美在线观看一区二区| 久久精品成人一区二区三区| 日韩爽爽视频爽爽| 久久婷婷五月综合97色一本一本|