《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計(jì)應(yīng)用 > 基于CPLD及FPGA的VHDL語言電路優(yōu)化設(shè)計(jì)
基于CPLD及FPGA的VHDL語言電路優(yōu)化設(shè)計(jì)
摘要: 在VHDL語言電路優(yōu)化設(shè)計(jì)當(dāng)中,優(yōu)化問題主要包括面積優(yōu)化和速度優(yōu)化。面積優(yōu)化是指CPLD/FPGA的資源利用率優(yōu)化,即用盡可能少的片內(nèi)資源實(shí)現(xiàn)更多電路功能;速度優(yōu)化是指設(shè)計(jì)系統(tǒng)滿足一定的速度要求。
關(guān)鍵詞: CPLD VHDL FPGA
Abstract:
Key words :

 0 引 言

  VHDL(Very High Speed Integrated CIRCUITHARDWARE DESCRIPTION Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計(jì)、多層次的硬件描述語言,是集行為描述、RTL描述、門級(jí)描述功能為一體的語言,并已成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語言之一。由于VHDL在語法和風(fēng)格上類似于高級(jí)編程語言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,使用VHDL語言進(jìn)行CPLDFPGA設(shè)計(jì)開發(fā),Altera和LATTICE已經(jīng)在開發(fā)軟件方面提供了基于本公司芯片的強(qiáng)大開發(fā)工具。但由于VHDL設(shè)計(jì)是行為級(jí)設(shè)計(jì),所帶來的問題是設(shè)計(jì)者的設(shè)計(jì)思想與電路結(jié)構(gòu)相脫節(jié),而且其在設(shè)計(jì)思路和編程風(fēng)格等方面也存在差異,這些差異會(huì)對(duì)系統(tǒng)綜合后的電路整體性能產(chǎn)生重要的影響。

  在VHDL語言電路優(yōu)化設(shè)計(jì)當(dāng)中,優(yōu)化問題主要包括面積優(yōu)化和速度優(yōu)化。面積優(yōu)化是指CPLD/FPGA的資源利用率優(yōu)化,即用盡可能少的片內(nèi)資源實(shí)現(xiàn)更多電路功能;速度優(yōu)化是指設(shè)計(jì)系統(tǒng)滿足一定的速度要求,即用更多的片內(nèi)資源換取更快的處理速度,常用于視頻信號(hào)采集系統(tǒng)和通信系統(tǒng)之中。面積優(yōu)化和速度優(yōu)化通常是一對(duì)矛盾,一般情況下,速度指標(biāo)是首要的,在滿足速度要求的前提下,盡可能實(shí)現(xiàn)面積優(yōu)化。因此,本文結(jié)合在設(shè)計(jì)超聲探傷數(shù)據(jù)采集卡過程中的CPLD編程經(jīng)驗(yàn),提出串行設(shè)計(jì)、防止不必要鎖存器的產(chǎn)生、使用狀態(tài)機(jī)簡(jiǎn)化電路描述、資源共享,利用E2PROM芯片節(jié)省片內(nèi)資源等方法對(duì)VHDL電路進(jìn)行優(yōu)化。

 

  1 VHDL電路優(yōu)化設(shè)計(jì)的方法

 

  優(yōu)化設(shè)計(jì)是可編成邏輯設(shè)計(jì)的精華所在,如何節(jié)省所占用的面積、如何提高設(shè)計(jì)的性能是可編成邏輯設(shè)計(jì)的核心,這兩點(diǎn)往往也成為一個(gè)設(shè)計(jì)甚至項(xiàng)目成敗的關(guān)鍵因素。下面結(jié)合超聲探傷數(shù)據(jù)采集卡設(shè)計(jì)過程中,并基于Altera公司的EPM7192 CPLD芯片的編程經(jīng)歷來論述VHDL電路的優(yōu)化方法。

 

  1.1 采用串行設(shè)計(jì)代替并行設(shè)計(jì)

 

  串行設(shè)計(jì)是指把原來單個(gè)時(shí)鐘周期內(nèi)完成的并行操作的邏輯功能分割出來,提取相同的功能單元,在時(shí)間上分時(shí)復(fù)用這些功能單元,在滿足系統(tǒng)速度要求的前提下,用多個(gè)時(shí)鐘周期來完成單個(gè)時(shí)鐘周期即可完成的功能。

  根據(jù)項(xiàng)目的要求,超聲探傷數(shù)據(jù)采集卡要有5個(gè)模擬通道,每隔125μs就會(huì)采集到330個(gè)點(diǎn)。如果等5個(gè)超聲通道采樣結(jié)束后再進(jìn)行數(shù)據(jù)處理和傳輸,幾乎是不可能滿足該超聲探傷系統(tǒng)的實(shí)時(shí)性要求,而且數(shù)據(jù)量也遠(yuǎn)遠(yuǎn)超過ARM板上總線接口的傳輸速率2 MB/s。對(duì)于這么高的實(shí)時(shí)性要求,最好的解決辦法是在CPLD內(nèi)部進(jìn)行數(shù)據(jù)壓縮,即邊采集邊壓縮,以滿足系統(tǒng)使用的ARM板的總線速率要求。經(jīng)過系統(tǒng)*估,每個(gè)超聲通道只需保留一個(gè)最大值即可滿足系統(tǒng)的性能要求。在這里,通過在三個(gè)8位數(shù)A,B,C中找出最大值的例子來說明串行設(shè)計(jì)方法的優(yōu)勢(shì),代碼如下所示。

程序一是用并行方法設(shè)計(jì),而程序二是采用串行方法設(shè)計(jì)。從表1的實(shí)驗(yàn)數(shù)據(jù)可見,采用串行方法以后,電路的優(yōu)化效果比較明顯。優(yōu)化前,程序一需要消耗38個(gè)宏單元(Micro Cell),一個(gè)時(shí)鐘周期即可完成找最大值操作;優(yōu)化后,實(shí)現(xiàn)相同的邏輯功能程序二僅需要12個(gè)宏單元,但需要3個(gè)時(shí)鐘周期才能完成一次運(yùn)算,優(yōu)化率達(dá)68.4%。值得注意的是,此方法是以速度換取資源的方法,只適用于對(duì)速度要求不高的系統(tǒng)。

       1.2 防止不必要鎖存器的產(chǎn)生

 

  在VHDL設(shè)計(jì)中,使用語句不當(dāng)也是導(dǎo)致電路復(fù)雜化的原因之一,這使得綜合后的電路當(dāng)中存在很多不必要的鎖存器,降低電路的工作速度。因此,在設(shè)計(jì)一個(gè)邏輯電路時(shí),設(shè)計(jì)人員應(yīng)該避免由于VHDL使用習(xí)慣的問題,無意識(shí)地在電路中添加不必要的鎖存器。由于IF或者CASE語句較容易引入鎖存器,所以當(dāng)語句的判斷條件不能覆蓋所有可能的輸入值的時(shí)候,邏輯反饋就容易形成一個(gè)鎖存器。當(dāng)然,隨著高級(jí)編譯軟件的出現(xiàn),如QuartusⅡ7.2,這樣的問題通過編譯軟件已經(jīng)得到很好的解決。對(duì)一個(gè)設(shè)計(jì)人員而言,有意識(shí)地防止不必要鎖存器的產(chǎn)生可以加快編譯速度。  

 

  在超聲探傷數(shù)據(jù)采集卡VHDL程序設(shè)計(jì)當(dāng)中,涉及10 MHz系統(tǒng)時(shí)鐘clk的同步D觸發(fā)器的設(shè)計(jì),即每當(dāng)clk時(shí)鐘信號(hào)的上升沿到來時(shí),將輸入信號(hào)in的值賦給輸出信號(hào)out,代碼如下所示。

通過對(duì)比,程序四比程序三只多了一條空語句,但這樣做可有效防止綜合器生成不必要鎖存器,并提高電路的工作速度。

 

  1.3 使用狀態(tài)機(jī)簡(jiǎn)化電路描述

 

  由于狀態(tài)機(jī)的結(jié)構(gòu)模式簡(jiǎn)單,有相對(duì)固定的設(shè)計(jì)模板,特別是VHDL支持定義符號(hào)化枚舉類型狀態(tài),這就為VHDL綜合器充分發(fā)揮其強(qiáng)大的優(yōu)化功能提供了有利條件。因此采用狀態(tài)機(jī)比較容易地設(shè)計(jì)出高性能的時(shí)序邏輯模塊,在超聲探傷數(shù)據(jù)采集卡的CPLD程序設(shè)計(jì)中,使用有限元狀態(tài)機(jī)(FSM)設(shè)計(jì)CY7CA225 1K×16 b FIFO芯片的讀寫控制模塊,并且達(dá)到很好的效果,邏輯轉(zhuǎn)換圖如圖1所示。實(shí)踐證明,實(shí)現(xiàn)相同的邏輯功能,使用狀態(tài)機(jī)設(shè)計(jì)能使設(shè)計(jì)的電路得到更好的優(yōu)化。


     1.4 資源共享

  資源共享的思想是通過使用數(shù)據(jù)緩沖器或多路選擇器等方法來共享數(shù)據(jù)通道中占用資源較多的模塊,如算法單元。通過共享電路單元模塊可有效提高芯片內(nèi)部資源的利用率,達(dá)到優(yōu)化電路的目的。

 

  1.5 利用E2PROM芯片節(jié)省片內(nèi)資源

  在用VHDL進(jìn)行項(xiàng)目開發(fā)的過程中,經(jīng)常需要存儲(chǔ)一些配置參數(shù)值。理論上講,每存儲(chǔ)一個(gè)字節(jié)的配置參數(shù)需要使用8個(gè)CPLD宏單元,因此在CPLD內(nèi)部存儲(chǔ)這些參數(shù)并不是好的方案,除非使用的CPLD芯片已集成了E2PROM存儲(chǔ)單元。例如,在設(shè)計(jì)超聲探傷系統(tǒng)的數(shù)據(jù)采集卡的過程中,每個(gè)通道的采樣數(shù)都需要保存在CPLD里面。由于項(xiàng)目初期芯片選型不當(dāng),選擇一款EPM7192S160-15,該款芯片內(nèi)部只有192個(gè)宏單元,因此考慮把參數(shù)存儲(chǔ)在外擴(kuò)的E2PROM芯片24WC02中。經(jīng)實(shí)驗(yàn)證明,在CPLD內(nèi)部實(shí)現(xiàn)一個(gè)I2C控制器僅需要43個(gè)宏單元。由此可見,當(dāng)初始化參數(shù)大于5個(gè)的時(shí)候,通過外擴(kuò)E2PROM芯片來存儲(chǔ)配置參數(shù)是可行的,只需在CPLD/FPGA芯片內(nèi)實(shí)現(xiàn)I2C控制器即可方便地讀寫E2PROM存儲(chǔ)芯片。

  2 結(jié)語

  使用VHDL進(jìn)行CPLD/FPGA電路設(shè)計(jì)時(shí),要根據(jù)實(shí)際項(xiàng)目的具體情況,合理地劃分項(xiàng)目功能,并用VHDL實(shí)現(xiàn)相應(yīng)的功能模塊。用模塊來構(gòu)建系統(tǒng),可有效地優(yōu)化模塊間的結(jié)構(gòu)和減少系統(tǒng)的冗余度,并在模塊設(shè)計(jì)過程中始終貫徹以上的優(yōu)化設(shè)計(jì)原則,借助于強(qiáng)大的綜合開發(fā)軟件進(jìn)行優(yōu)化,才能達(dá)到最優(yōu)化電路的目的。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
欧美另类极品videosbest最新版本| 欧美日本国产视频| 亚洲精品小视频| 新67194成人永久网站| 艳女tv在线观看国产一区| 亚洲国产一区二区精品专区| 精品51国产黑色丝袜高跟鞋| 国产午夜精品在线| 国产拍揄自揄精品视频麻豆| 国产精品一区二区久久精品| 国产精品人人做人人爽人人添| 欧美三级乱人伦电影| 欧美日本久久| 欧美日韩精品久久久| 欧美精品在线极品| 欧美精品免费在线| 欧美日本韩国| 欧美三级不卡| 国产精品免费观看视频| 国产精品成av人在线视午夜片| 欧美视频在线观看一区| 欧美午夜不卡视频| 国产精品日韩久久久| 国产精品久久久久久久午夜| 国产精品伦一区| 国产精品丝袜久久久久久app| 国产精品乱码久久久久久| 国产精品一区一区| 国产日韩欧美三区| 国内成+人亚洲| 一区在线播放视频| 亚洲激情啪啪| 一区二区久久| 亚洲女同性videos| 欧美一区在线看| 亚洲国产精品成人久久综合一区| 最新日韩在线视频| 亚洲最新在线视频| 亚洲女人小视频在线观看| 午夜精品视频在线观看| 欧美在线视频一区| 久久久久se| 欧美国产日本| 欧美午夜久久| 国产午夜精品久久| 影音先锋久久精品| 日韩视频永久免费| 亚洲免费在线视频一区 二区| 欧美一区二区免费| 亚洲精品小视频| 亚洲一区二区三区在线| 欧美在线中文字幕| 免费亚洲一区二区| 国产精品国产a| 娇妻被交换粗又大又硬视频欧美| 亚洲激情在线观看| 亚洲综合欧美日韩| 亚洲精品国偷自产在线99热| 中国日韩欧美久久久久久久久| 午夜宅男欧美| 欧美成人按摩| 国产精品三级久久久久久电影| 国外成人在线视频| 亚洲美女一区| 欧美一区二区高清| 亚洲免费观看高清完整版在线观看熊 | 亚洲韩国青草视频| 亚洲永久在线| 91久久精品国产| 午夜在线一区| 欧美激情视频一区二区三区免费| 国产精品综合色区在线观看| 亚洲动漫精品| 亚洲欧美在线aaa| 亚洲精品一区二区在线| 午夜精品亚洲| 欧美精品三级日韩久久| 国产亚洲精品综合一区91| 亚洲精品视频免费观看| 先锋影音久久久| 中日韩在线视频| 男女激情久久| 国产日产精品一区二区三区四区的观看方式 | **网站欧美大片在线观看| 亚洲性感美女99在线| 亚洲欧洲免费视频| 欧美一区二区三区在线视频| 欧美精品国产| 极品少妇一区二区三区精品视频| 亚洲性线免费观看视频成熟| 日韩写真在线| 久久躁狠狠躁夜夜爽| 国产精品午夜电影| 亚洲精品色图| 亚洲欧洲一区二区三区久久| 欧美在线免费一级片| 国产精品av一区二区| 亚洲国产精品va| 欧美制服丝袜| 欧美一级片在线播放| 欧美色综合网| 亚洲日韩欧美视频| 亚洲国产欧美日韩精品| 久久久噜噜噜久久中文字幕色伊伊| 国产精品久久久久永久免费观看| 亚洲欧洲中文日韩久久av乱码| 亚洲国产日韩在线| 久久亚洲精品视频| 国产一区二区精品久久91| 亚洲女同同性videoxma| 亚洲女性喷水在线观看一区| 欧美日韩一区二区免费在线观看| 亚洲国产高清自拍| 亚洲人成亚洲人成在线观看| 久久一综合视频| 国内精品久久久久影院优| 性欧美大战久久久久久久免费观看| 午夜精品在线观看| 国产精品毛片a∨一区二区三区|国| 日韩一级精品| 亚洲视频一区二区| 欧美日韩一区二区三区在线 | 亚洲久色影视| 日韩一级二级三级| 欧美精品久久一区| 亚洲美女中文字幕| 一个色综合导航| 欧美日韩四区| 99视频一区二区| 亚洲一区二区三区激情| 午夜精品www| 国产精品久久久久久久久久尿| 亚洲午夜一区二区三区| 欧美亚洲日本国产| 国产欧美日韩视频在线观看| 午夜视频在线观看一区| 久久精品综合网| 永久久久久久| 99国产精品久久久久久久| 欧美日韩久久| 中文av一区特黄| 亚洲欧美日韩成人| 国产精品亚洲аv天堂网| 午夜精品久久久久久| 久久精精品视频| 影音先锋欧美精品| 99视频精品免费观看| 久久国产综合精品| 黄色欧美日韩| 99re这里只有精品6| 欧美午夜精品理论片a级按摩| 亚洲免费在线精品一区| 久久精品一区四区| 亚洲国产精品久久91精品| 一区二区日本视频| 国产精品免费区二区三区观看| 性欧美办公室18xxxxhd| 免费在线观看成人av| 亚洲精品一二区| 先锋影音久久久| 精品999网站| 一区二区久久| 国产九色精品成人porny| 亚洲成色777777女色窝| 欧美人在线观看| 亚洲欧美中文字幕| 免费观看久久久4p| 日韩视频免费看| 久久精品国产999大香线蕉| 在线色欧美三级视频| 亚洲中无吗在线| 韩国v欧美v日本v亚洲v | 亚洲视频福利| 国产一区二区三区的电影 | 亚洲黄色成人| 性久久久久久久久| 1024日韩| 午夜久久福利| 最新国产成人在线观看| 性色av一区二区三区红粉影视| 一区二区亚洲精品国产| 亚洲一级片在线观看| 一区精品久久| 亚洲欧美日韩直播| 亚洲福利av| 欧美在线不卡| 亚洲免费观看高清完整版在线观看熊| 久久成人综合网| 99成人免费视频| 久久久人成影片一区二区三区 | 亚洲片在线观看| 久久99伊人| 亚洲靠逼com| 久久综合九色综合久99| 亚洲午夜一区| 欧美精品一区二区三区很污很色的| 午夜精品久久久久久久99水蜜桃| 欧美精品v日韩精品v国产精品 | 亚洲丰满在线| 国产精品日韩欧美一区二区三区|