《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 電源技術(shù) > 設(shè)計應(yīng)用 > 基于多相位技術(shù)的USB3.0發(fā)送電路設(shè)計
基于多相位技術(shù)的USB3.0發(fā)送電路設(shè)計
2015年微型機(jī)與應(yīng)用第19期
劉 亮,林福江
(中國科學(xué)技術(shù)大學(xué) 電子科學(xué)與技術(shù)系,安徽 合肥 230027)
摘要: 根據(jù)USB3.0的發(fā)送速率要求和高速串行發(fā)送原理,使用Verilog HDL描述語言設(shè)計了一種基于多相位技術(shù)的USB3.0發(fā)送電路。電路各模塊在ISE中編譯和仿真,給出了電路實現(xiàn)的結(jié)構(gòu)圖、模塊的接口信號以及部分程序和仿真波形圖,并將仿真結(jié)果進(jìn)行比較驗證,證明多相位技術(shù)設(shè)計的電路能滿足數(shù)據(jù)發(fā)送的準(zhǔn)確性和時序要求。
Abstract:
Key words :

  摘  要: 根據(jù)USB3.0的發(fā)送速率要求和高速串行發(fā)送原理,使用Verilog HDL描述語言設(shè)計了一種基于多相位技術(shù)的USB3.0發(fā)送電路。電路各模塊在ISE中編譯和仿真,給出了電路實現(xiàn)的結(jié)構(gòu)圖、模塊的接口信號以及部分程序和仿真波形圖,并將仿真結(jié)果進(jìn)行比較驗證,證明多相位技術(shù)設(shè)計的電路能滿足數(shù)據(jù)發(fā)送的準(zhǔn)確性和時序要求。

  關(guān)鍵詞: USB3.0;多相位技術(shù);Verilog HDL

0 引言

  USB(通用串行總線)是一種標(biāo)準(zhǔn)的傳輸接口[1],從1995年USB1.0版本開始,歷經(jīng)USB1.1、全速USB2.0(FullSpeed)、高速USB2.0(HighSpeed),到USB3.0(SurperSpeed)[2],數(shù)據(jù)傳輸速率已經(jīng)提升至5 Gb/s,相比USB 2.0的480 Mb/s提升了約10倍。從2008年11月首次發(fā)布規(guī)范以來,USB3.0已經(jīng)在快速存儲、大數(shù)據(jù)高速傳輸?shù)阮I(lǐng)域逐漸展現(xiàn)出強(qiáng)大的競爭力??v觀各個版本的USB硬件設(shè)計,USB3.0以其高達(dá)5 Gb/s的I/O轉(zhuǎn)換速率給設(shè)計者帶來了很大的難題,同時,功耗的控制也成為需要考慮的重要環(huán)節(jié)。本文將介紹多相位技術(shù)的一種應(yīng)用,實現(xiàn)電路復(fù)雜度、實用性以及功耗方面的平衡。

1 發(fā)送電路的功耗分析

  目前,數(shù)字集成電路普遍采用CMOS工藝。COMS工藝的功耗估算[3],以反相器為例,設(shè)電路的工作頻率為f,其中每個周期的一半時間LE}`RWXT278VNNYMZ)@]NX2.png是通過PMOS管對負(fù)載電容器充電。若此時的電源電壓為Vdd,記電容器上的實時充電電壓為V,由于充電電流B51AF@7D7C_4J){)[2G4G]8.jpg,那么,這一期間轉(zhuǎn)移到電容器上的能量為:$C]1N[UODA6B00Z3]RT`]}H.jpg,將上式代入得到能量轉(zhuǎn)移為:

  1.png

  這是一個經(jīng)典的估算公式。同一期間PMOS管能量消耗為:

  2.png

  上述兩項是相等的。同樣,NMOS管能量消耗與電容器上存儲的能量相等。因此,一個反相器平均動態(tài)功率消耗大致為:P=CfVdd2。

  經(jīng)過上文的分析可知,降低CMOS電路功耗的三種主要途徑為:降低電源電壓Vdd、改進(jìn)工藝減少負(fù)載電容C以及降低工作頻率f。對于USB3.0高達(dá)5 Gb/s的串行輸出,在供電電壓一定、制造工藝相同的條件下進(jìn)行電路的優(yōu)化,有效地降低內(nèi)部器件的工作頻率,成為降低功耗的首要之選。

2 發(fā)送電路的結(jié)構(gòu)與實現(xiàn)

  2.1 發(fā)送電路結(jié)構(gòu)

  USB3.0發(fā)送模塊結(jié)構(gòu)如圖1所示。

001.jpg

  發(fā)送電路輸入的數(shù)據(jù)為36 bit位寬,包括32 bit數(shù)據(jù)和4 bit數(shù)據(jù)有效控制位;時鐘管理模塊根據(jù)不同的數(shù)據(jù)位寬,產(chǎn)生不同的時鐘,協(xié)調(diào)各模塊的同步運行。

  如圖1所示,幀管理模塊以125 MHz/32 bit的速率從FIFO讀取數(shù)據(jù)并轉(zhuǎn)換成為500 MHz/8 bit數(shù)據(jù)流傳送至擾碼模塊;擾碼模塊和8 bit/10 bit編碼器模塊均采用500 MHz的時鐘,對并行8 bit的數(shù)據(jù)進(jìn)行處理;經(jīng)過  8 bit/10 bit編碼模塊后,數(shù)據(jù)流變成500 MHz/10 bit,送入并轉(zhuǎn)串模塊,最終以差分輸出的方式輸出串行數(shù)據(jù)。

  2.2 基于多相位技術(shù)的并轉(zhuǎn)串模塊結(jié)構(gòu)

  并轉(zhuǎn)串模塊是結(jié)構(gòu)優(yōu)化的重點[4]。傳統(tǒng)的并轉(zhuǎn)串電路通過移位寄存器實現(xiàn),在0.15 ?滋m CMOS工藝條件下只能達(dá)到3.0 Gb/s的頻率,并且所有器件運行在最高工作頻率,功耗將非常大。采用多相位技術(shù)后,數(shù)據(jù)位在8個同頻不同相的時鐘控制下并發(fā)處理,電路運行的時鐘頻率可以降為原先的1/8,顯著降低功耗。

  并轉(zhuǎn)串模塊結(jié)構(gòu)電路如圖2所示。

002.jpg

  為了適應(yīng)輸入數(shù)據(jù)的位寬需求,在并轉(zhuǎn)串模塊輸入端插入一個數(shù)據(jù)位寬轉(zhuǎn)換模塊,將10 bit位寬的數(shù)據(jù)調(diào)整為8 bit位寬,也就是將500 MHz的10 bit并行數(shù)據(jù)調(diào)整為625 MHz的8 bit并行數(shù)據(jù)流。主要方法為:將500 MHz*10 bit的數(shù)據(jù)流拼接為125MHz*40 bit的并行數(shù)據(jù)流,輸出則使用625 MHz時鐘以8 bit的位寬讀出。部分關(guān)鍵代碼如下:

  reg[39:0] shift_buf40;

  always@(posedge clk_500M_i or negedge rstn_i)begin

  if(!rstn_i)

  shift_buf40<=40′h0;

  else//拼接成40 bit

  shift_buf40<={shift_buf10,shift_buf40[39:10]};

  end

  reg stitch_load;//40 bit載入信號

  always@(posedge clk_625M_i or negedge rstn_i)begin

  if(!rstn_i)

  stitch_load<=1′b0;

  else if(clk_625M_i)

  stitch_load<=~stitch_load;

  else

  stitch_load<=1′b0;

  end

  reg[39:0]stitch_buf40;

  always@(posedge clk_625M_i or negedge rstn_i)begin

  if(!rstn_i)

  stitch_buf40<=40′h0;

  else if(stitch_load)

  stitch_buf40<=shift_buf40;//40 bit載入

  else

  stitch_buf40<={stitch_buf40[7:0],

  stitch_buf40[39:8]};//每個clk移位8 bit

  end

  assign split_buf8_o=stitch_buf40[7:0];

  此段代碼實現(xiàn)了不同時鐘的數(shù)據(jù)位寬變換。

  PLL產(chǎn)生8個頻率為625 MHz的Clock,相鄰時鐘間相移為45°,占空比為1:1。通過8輸入的或門,在1/8時刻允許8 bit并行數(shù)據(jù)的某一位數(shù)據(jù)輸出。在此選用Xilinx的Virtex-5系列FPGA進(jìn)行設(shè)計仿真驗證,由于單個PLL資源所限,使用2個PLL進(jìn)行8路多相時鐘輸出:其中一個PLL產(chǎn)生0°、45°、90°和135°相移,另一個PLL則產(chǎn)生180°、225°、270°和315°的相移,其配置如圖3所示。

003.jpg

  2.3 并轉(zhuǎn)串模塊的電路實現(xiàn)

  使用Verilog HDL[5]語言對并轉(zhuǎn)串部分進(jìn)行描述,部分關(guān)鍵代碼如下:

  reg sdata_0;

  always@(clk_mp045_i or clk_mp090_i)begin

  if(clk_mp045_i &!clk_mp090_i)

  sdata_0<=pdata_i[0];

  else

  sdata_0<=1′b0;

  end

  以上是其中的1/8個數(shù)據(jù)處理模塊,經(jīng)過ISE綜合后得到的RTL電路如圖4所示。

004.jpg

  電路非常簡潔,8個部分結(jié)構(gòu)完全一致,數(shù)據(jù)發(fā)送的精度取決于PLL的相位精度與8個相同結(jié)構(gòu)單元的布線。顯然,PLL在625 MHz產(chǎn)生45°的相移間隔可以達(dá)到很高的精確度,門電路布線長度的一致性也很容易實現(xiàn)。也就是說該電路布局產(chǎn)生的時延可以做到基本一致,這一點對于高速電路的設(shè)計非常有利。

3 仿真及驗證

005.jpg

  編寫test bench,循環(huán)發(fā)送8′h00~8′hFF數(shù)據(jù),在ISim中對設(shè)計的多相位發(fā)送電路進(jìn)行仿真驗證,仿真波形如圖5所示,并轉(zhuǎn)串模塊輸入的數(shù)據(jù)為8′hFF,圖中矩形框中為經(jīng)過并轉(zhuǎn)串模塊后的8路獨立輸出,下方箭頭指向經(jīng)過8輸入或門處理后的串行輸出,結(jié)果完全正確,滿足USB3.0協(xié)議規(guī)范要求。

4 結(jié)論

  多相位技術(shù)的應(yīng)用可以使高速發(fā)送電路的大部分器件工作在一個相對較低的頻率下,并能在一定程度上降低制作器件的工藝難度。因此,多相位技術(shù)對降低功耗、提高性能而言,具有十分重要的現(xiàn)實意義。

  參考文獻(xiàn)

  [1] ANDERSON D, DZATKO D. USB系統(tǒng)體系(第二版)[M].孟文,譯.北京:中國電力出版社,2003.

  [2] Hewlett-Packard Company, Intel. Universal serial bus 3.0 specification revision1.0[R]. USA: Hewlett-Packard Company, 2008.

  [3] 汪小會.集成電路低功耗設(shè)計[J].電子工程師,2006(1):9-11.

  [4] 亓磊.3.125Gbps高速串行RapidIO數(shù)據(jù)發(fā)送器設(shè)計[D].長沙:國防科學(xué)技術(shù)大學(xué),2010.

  [5] 夏字聞.Verilog數(shù)字系統(tǒng)設(shè)計(第二版)[M].北京:北京航空航天大學(xué)出版社,2008.


此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
欧美另类人妖| 精品不卡一区二区三区| 老牛影视一区二区三区| 午夜精品成人在线| 亚洲一区不卡| 亚洲理论电影网| 亚洲黄色有码视频| 亚洲国产高清一区| 久久国产精品久久w女人spa| 新片速递亚洲合集欧美合集| 亚洲欧美日韩在线高清直播| 亚洲一区二区黄| 亚洲影院污污.| 亚洲欧美美女| 亚洲欧美国产va在线影院| 亚洲一区二区免费视频| 亚洲一级二级在线| 午夜精品亚洲| 欧美亚洲专区| 久久电影一区| 亚洲第一页中文字幕| 久久国产精品免费一区| 久久精品日韩一区二区三区| 亚洲国产91色在线| 亚洲国内精品在线| 亚洲精品小视频| 日韩一级精品| 亚洲视频精品| 午夜精品久久久久久久99樱桃 | 亚洲高清在线精品| 亚洲片在线观看| 一区二区日韩免费看| 亚洲专区欧美专区| 性欧美超级视频| 久久天堂国产精品| 欧美顶级少妇做爰| 欧美天堂亚洲电影院在线播放| 国产精品久久久久久超碰 | 欧美一级免费视频| 久久久xxx| 欧美大片在线观看一区| 欧美日在线观看| 国产日韩欧美综合在线| 伊人久久婷婷色综合98网| 亚洲狠狠丁香婷婷综合久久久| 亚洲精品偷拍| 亚洲欧美日韩另类精品一区二区三区| 久久福利视频导航| 亚洲精品中文字幕有码专区| 亚洲一区一卡| 久久综合久色欧美综合狠狠| 欧美日本高清一区| 国产精品视频1区| 在线看片第一页欧美| 99国产精品国产精品久久| 午夜视频一区二区| 亚洲精品欧美日韩| 亚洲免费在线播放| 久久在线免费观看视频| 欧美日韩国产综合网| 国产精品亚洲综合一区在线观看| 极品尤物av久久免费看| 一区二区三区四区蜜桃| 久久精品视频免费播放| 亚洲一级黄色| 久久亚洲影音av资源网| 欧美揉bbbbb揉bbbbb| 激情六月婷婷综合| 一区二区激情| 亚洲高清二区| 亚洲欧美日韩精品久久久| 美国十次了思思久久精品导航| 国产精品久久久久9999| 一区二区三区在线观看视频| 亚洲视频综合| 亚洲精品中文字幕在线| 久久精品视频在线| 欧美色欧美亚洲另类二区| 国产综合欧美| 亚洲午夜精品一区二区| 亚洲精品美女| 久久九九热re6这里有精品| 欧美视频中文在线看| 在线不卡免费欧美| 亚洲免费视频在线观看| 99精品欧美一区| 久久综合久色欧美综合狠狠| 国产精品稀缺呦系列在线| 亚洲区一区二区三区| 久久精品毛片| 香蕉久久精品日日躁夜夜躁| 欧美日韩国产综合一区二区| 亚洲第一综合天堂另类专| 香蕉久久夜色精品| 亚洲永久精品大片| 欧美理论电影网| 永久久久久久| 欧美与黑人午夜性猛交久久久| 亚洲一区三区电影在线观看| 欧美激情亚洲激情| 精品电影一区| 久久aⅴ国产欧美74aaa| 欧美一区二区三区电影在线观看| 欧美日韩在线一区| 亚洲人成在线观看一区二区| 亚洲人www| 麻豆视频一区二区| 韩国av一区二区三区四区| 亚洲一区二区av电影| 亚洲自拍偷拍福利| 欧美视频不卡| 日韩视频一区二区三区| 亚洲精品婷婷| 欧美激情久久久| 亚洲欧洲日夜超级视频| 亚洲经典自拍| 欧美黄色日本| 亚洲国产欧美一区二区三区丁香婷| 亚洲大片av| 久久人人爽人人爽爽久久| 国产亚洲人成网站在线观看| 午夜精品久久久久久久久| 亚洲欧美国产一区二区三区| 国产精品成人一区二区三区夜夜夜 | 欧美一二区视频| 国产乱码精品| 亚洲欧美日韩国产中文| 欧美在线1区| 国内精品久久久久影院色| 久久激情视频| 免费一区视频| 亚洲国产小视频| 日韩亚洲欧美一区| 欧美日韩p片| aa级大片欧美三级| 亚洲在线观看| 国产视频观看一区| 亚洲二区在线| 欧美精品激情blacked18| 亚洲精品国产精品国产自| 一区二区高清在线观看| 欧美午夜在线| 亚洲欧美日韩在线不卡| 久久久久看片| 亚洲国产精品www| 一区二区三区 在线观看视| 欧美午夜激情在线| 亚洲欧美中文日韩v在线观看| 久久天天躁狠狠躁夜夜爽蜜月 | 亚洲一区二区精品视频| 久久精品国产成人| 亚洲大片精品永久免费| 99国产精品久久久久久久久久 | 在线观看不卡| 一区二区福利| 国产日韩欧美精品| 亚洲黄色高清| 欧美午夜不卡| 久久er99精品| 欧美劲爆第一页| 亚洲欧美激情四射在线日 | 一本一本久久| 久久久精品五月天| 91久久久亚洲精品| 午夜精品成人在线| 一区二区三区自拍| 99精品视频免费观看视频| 国产精品乱码一区二区三区| 久久精品1区| 欧美日本乱大交xxxxx| 亚洲一区二区3| 免费美女久久99| 中日韩午夜理伦电影免费| 久久免费国产| 夜夜嗨av色一区二区不卡| 久久久99精品免费观看不卡| 亚洲精品女人| 久久精品一区二区三区四区| 亚洲精品中文字幕女同| 久久国产精品亚洲va麻豆| 亚洲国产三级| 欧美在线视频免费观看| 亚洲精品影视| 久久免费精品日本久久中文字幕| 日韩视频精品在线| 久久综合激情| 亚洲免费在线看| 欧美国产三级| 久久精品国产v日韩v亚洲 | av成人天堂| 欧美va天堂| 午夜国产欧美理论在线播放 | 国产精品久久久久毛片大屁完整版 | 亚洲精品一区在线观看香蕉| 国产欧美日韩亚洲精品| 一本色道久久88精品综合| 国产视频在线观看一区二区三区| 中文av一区特黄| 亚洲福利在线看| 久久精品一本久久99精品|