頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 Xilinx Virtex-5 FPGA 中的CRC模塊 CRC根據(jù)一個給定的數(shù)據(jù)位組算出,然后在傳輸或存儲之前附加到數(shù)據(jù)幀尾部。接收或檢索到幀后,對其內(nèi)容重新計算CRC,以此來驗(yàn)證其有效性,確保數(shù)據(jù)無誤。本文簡述CRC計算所依據(jù)的原理,并且探討用線性 發(fā)表于:8/7/2012 FPGA動態(tài)局部可重構(gòu)中基于TBUF總線宏設(shè)計 目前,Xilinx公司提倡使用最新的EAPR(Early Access Partial Reconfiguration)方法實(shí)現(xiàn)FPGA動態(tài)局部可重構(gòu)技術(shù)。該方法中用于可重構(gòu)模塊與其他模塊之間通信的總線宏是基于Slice的,但這個方法只適用于Virtex-Ⅱ,Virtex-ⅡPro,Virtex-IV和Virtex-V等器件,對于Virtex,SpartanⅡ,SpartanⅢ等器件,只能使用基于TBUF的總線宏實(shí)現(xiàn)動態(tài)可重構(gòu)技術(shù),因此該文對基于TBUF的總線宏研究是有意義的。 發(fā)表于:8/6/2012 FPGA在嵌入式系統(tǒng)中的配置方式的探討 在當(dāng)今商業(yè)競爭日益加強(qiáng)的環(huán)境中,產(chǎn)品是否便于現(xiàn)場升級和是否便于靈活運(yùn)用,成為商家迅速占領(lǐng)市場的關(guān)鍵因素。在這種背景下,Alter公司開發(fā)的基于SRAMLUT結(jié)構(gòu)的FPGA器件得到了廣泛應(yīng)用。現(xiàn)場可編 發(fā)表于:8/6/2012 一種調(diào)節(jié)多核處理器硬件適應(yīng)軟件設(shè)計方法 典型的嵌入式系統(tǒng)設(shè)計人員在硬件平臺上進(jìn)行編程,他們最關(guān)注的一點(diǎn)就是硬件平臺的穩(wěn)定性。如果硬件沒有設(shè)置好,會帶來重新編寫代碼的麻煩。但是一個完全設(shè)置好的穩(wěn)定的硬件平臺還是會對其上運(yùn)行的程序有一系列的限制 發(fā)表于:8/6/2012 全同步數(shù)字頻率計的 VHDL設(shè)計與仿真 1引言頻率測量不僅在工程應(yīng)用中有非常重要的意義,而且在高精度定時系統(tǒng)中也處于核心地位,±1個計數(shù)誤差通常是限制頻率測量精度進(jìn)一步提高的重要原因。由于測頻技術(shù)的重要性,使測頻方法也有了很大的發(fā)展, 發(fā)表于:8/6/2012 基于流水線技術(shù)的并行高效FIR濾波器 數(shù)字濾波器可以濾除多余的噪聲,擴(kuò)展信號頻帶,完成信號預(yù)調(diào),改變信號的特定頻譜分量,從而得到預(yù)期的結(jié)果。數(shù)字濾波器在DVB、無線通信等數(shù)字信號處理中有著廣泛的應(yīng)用。在數(shù)字信號處理中,傳統(tǒng)濾波器通過高速 發(fā)表于:8/6/2012 設(shè)計基于 FPGA的MAC子系統(tǒng),打造與眾不同的WiMAX產(chǎn)品 技術(shù)要求和商業(yè)需求正促使WiMAX無線網(wǎng)絡(luò)技術(shù)快速升溫。通信行業(yè)面臨著進(jìn)一步降低無線通信網(wǎng)絡(luò)成本的巨大壓力,而實(shí)現(xiàn)這一點(diǎn)的一個可能方法就是提高目前的移動網(wǎng)絡(luò)中使用的無線頻譜的使用效率。綜合利用一系列 發(fā)表于:8/6/2012 Cypress CY8CKIT-036 PSoC熱管理解決方案 Cypress公司的CY8CKIT-036PSoC熱管理擴(kuò)展板用來評估系統(tǒng)的熱管理功能和PSoC架構(gòu)的能力,支持多達(dá)4線風(fēng)扇的控制,六個不同模擬和數(shù)字傳感器組合的溫度檢測,基于EEPROM的數(shù)據(jù)記錄,I2C/SMbus/PMbus主接口,熱區(qū)管理(溫度和風(fēng)扇速度的關(guān)系),檢測熱和冷卻故障或告警的算法.典型解決方案包括多個器件如CPLD,混合信號ASIC和/或有限功能以及剛性分立器件.本文介紹了CY8CKIT-036PSoC熱管理擴(kuò)展板主要功能,框圖,熱管理功能(TME)功能框圖以及擴(kuò) 發(fā)表于:8/6/2012 基于FPGA的卷積碼Viterbi譯碼器性能研究 卷積碼是一種前向糾錯控制(ForwardErrorControl,F(xiàn)EC)編碼方式,其特點(diǎn)是接收端根據(jù)接收碼字自動檢測和糾正信道傳輸引入的錯誤。由于FEC方式不需要反饋信道,譯碼實(shí)時性比較好,控 發(fā)表于:8/2/2012 用模塊化設(shè)計方法實(shí)現(xiàn)FPGA動態(tài)部分重構(gòu) 基于FPGA動態(tài)可重構(gòu)技術(shù)將設(shè)計從一個純空間的數(shù)字邏輯系統(tǒng)轉(zhuǎn)換為在時間、空間混合構(gòu)建的數(shù)字邏輯系統(tǒng)。這種技術(shù)是數(shù)字系統(tǒng)設(shè)計方法、 設(shè)計思想的變革,使FPGA資源利用率成倍提高。目前我國在FPGA可重構(gòu)技術(shù)方面開展的研究很少。本論文闡述了采用模塊化設(shè)計實(shí)現(xiàn)FPGA動態(tài)部分重構(gòu) 的方法,能夠使FPGA部分邏輯功能重新配置過程中,其余部分邏輯功能正常運(yùn)行,即實(shí)現(xiàn)了FPGA邏輯功能的動態(tài)部分重構(gòu)。 發(fā)表于:8/2/2012 ?…263264265266267268269270271272…?