頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時(shí)間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時(shí),英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 基于FPGA 的數(shù)字脈沖壓縮系統(tǒng)實(shí)現(xiàn) 脈沖壓縮體制在現(xiàn)代雷達(dá)中被廣泛采用,通過發(fā)射寬脈沖來提高發(fā)射的平均功率,保證足夠的作用距離;接收時(shí)則采用相應(yīng)的脈沖壓縮算法獲得脈寬較窄的脈沖,以提高距離分辨力,從而能夠很好地解決作用距 發(fā)表于:7/27/2012 FPGA創(chuàng)新技術(shù)實(shí)現(xiàn)廣播到“超廣播”的飛躍 過去10年來,電子行業(yè)推出了一系列令人眼花繚亂的平板電視及相關(guān)技術(shù),將陰極射線管電視、背投電視乃至模擬標(biāo)清信號廣播技術(shù)統(tǒng)統(tǒng)掃進(jìn)了積滿灰塵的“古董”庫房。如今,眾企業(yè)紛紛以前所未有的發(fā)展速度不斷推出最新 發(fā)表于:7/27/2012 基于FPGA的無線通信收發(fā)模塊設(shè)計(jì)方案 基于PC機(jī)的MORSE電碼信號自動(dòng)處理己經(jīng)實(shí)現(xiàn),但在海事移動(dòng)通信中,它還是受到一些客觀條件的約束,缺泛方便性和靈活性。本文從基于FPGA平臺的專用芯片設(shè)計(jì)技術(shù)入手,分析和設(shè)計(jì)了一種摩爾斯電碼的無線通信發(fā)射模塊設(shè)計(jì)方案,并對設(shè)計(jì)進(jìn)行了仿真驗(yàn)證。 發(fā)表于:7/27/2012 Avnet Xilinx Kintex-7 FPGA Mini-ModulePlus開發(fā)方案 Xilinx公司的Kintex-7FPGA具有144GMACSDSP,能滿足更高的性能而功耗是目前產(chǎn)品的40%,可以集成更多的硅器件,從而更容易創(chuàng)建差異性產(chǎn)品,具有更低的成本而提高了競爭性.可編程的Kintex-7FPGA支持多種空中接口如LTE,WiMAX和WCDMA.廣泛用在通信,醫(yī)療電子,3DTV,航空航天,多模式無線電等.本文介紹了Kintex-7FPGA主要特性以及單片LTE基帶(2x4MIMO)框圖,手持超聲波框圖和IP網(wǎng)關(guān)視頻框圖與Kintex-7MiniModulePlus開發(fā)套件主要特性 發(fā)表于:7/27/2012 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì) 本文論述了FPGA的特點(diǎn)及其發(fā)展趨勢,可編程片上系統(tǒng)(SOPC)的基本特征,IP資源復(fù)用理念與IP Core設(shè)計(jì),基于Xilinx FPGA的嵌入式系統(tǒng)設(shè)計(jì)。 發(fā)表于:7/26/2012 嵌入式系統(tǒng)設(shè)計(jì)中FPGA問題 FPGA是今天許多要求最嚴(yán)苛的嵌入式系統(tǒng)設(shè)計(jì)的重要元件。由于FPGA器件的價(jià)格大幅下跌,加上為設(shè)計(jì)人員帶來的便利性和靈活性,F(xiàn)PGA在競爭激烈的全球市場上嵌入式設(shè)計(jì)產(chǎn)品的應(yīng)用中日益增加并不足為奇。 發(fā)表于:7/26/2012 Rambus和GLOBALFOUNDRIES展示在28納米硅晶測試芯片上取得的非凡性能和功耗表現(xiàn) Rambus公司(納斯達(dá)克股票代碼:RMBS)和GLOBALFOUNDRIES今天宣布兩種獨(dú)立的基于內(nèi)存架構(gòu)的硅晶測試芯片的合作成果。第一種測試芯片提供了針對智能手機(jī)和平板電腦等移動(dòng)設(shè)備存儲器應(yīng)用的解決方案。第二種測試芯片展示了面向服務(wù)器等計(jì)算主存儲器應(yīng)用的解決方案。這兩款測試芯片均采用GLOBALFOUNDRIES的28納米超低功率(28nm-SLP)制程,為目前先進(jìn)的系統(tǒng)單芯片(SoC)發(fā)展提供最省電及最高性能的模擬/混合訊號的產(chǎn)品,功耗及性能方面更是超出預(yù)期。 發(fā)表于:7/26/2012 一種基于FPGA的慢門限恒虛警處理電路 雷達(dá)信號的檢測多是在干擾背景下進(jìn)行,如何從干擾中提取目標(biāo)信號,不僅要求有一定的信噪比,而且必需有恒虛警處理設(shè)備。恒虛警處理是雷達(dá)信號處理的重要組成部分,慢門限恒虛警處理主要是針對接收機(jī)熱噪聲,文中介紹一種基于FPGA嵌入式設(shè)計(jì)的慢門限恒虛警處理電路,給出了仿真模型及仿真結(jié)果,并已將其用于某檢測器中,取得了良好的經(jīng)濟(jì)效益。 發(fā)表于:7/25/2012 基于CPLD的PLC背板總線協(xié)議接口芯片的設(shè)計(jì) 設(shè)計(jì)了一組基于CPLD的PLC背板總線協(xié)議接口芯片,協(xié)議芯片可以區(qū)分PLC的背板總線的周期性數(shù)據(jù)和非周期性數(shù)據(jù)。詳細(xì)介紹了通過VerilogHDL語言設(shè)計(jì)狀態(tài)機(jī)、協(xié)議幀控制器、FIFO控制器的過程,25MHz下背板總線工作穩(wěn)定的試驗(yàn)結(jié)果驗(yàn)證了協(xié)議芯片設(shè)計(jì)的可行性。 發(fā)表于:7/25/2012 基于DSP和CPLD的PCI高速測控系統(tǒng)結(jié)構(gòu)的研究 隨著數(shù)字信號處理芯片性價(jià)比的不斷提高,數(shù)字信號處理的應(yīng)用領(lǐng)域飛速發(fā)展,同時(shí)Pentium高速CPU的出現(xiàn),要求有極高的數(shù)據(jù)通量予以支持,而低速的ISA總線在解決這些問題方面逐漸無能為力,取而代之的是高速的PCI總線。 發(fā)表于:7/25/2012 ?…267268269270271272273274275276…?