| 基于FPGA的高速多通道數據采集系統設計 | |
| 所屬分類:技術論文 | |
| 上傳者:aet | |
| 文檔大小:498 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:介紹一種基于FPGA的數據采集系統的設計,以Cyclone Ⅱ系列的EP2C35F484芯片為主控單元,配合模數轉換芯片ADS7825和USB傳輸控制芯片CY7C68013,并結合外圍電路實現了采集系統。基于Quartus Ⅱ9.0平臺,實現了對ADS7825芯片和CY7C68013芯片的控制與通信,并采用Verilog硬件描述語言,實現了系統的仿真,給出了系統核心模塊的時序仿真波形圖。經測試,系統實現了對多路模擬信號的采集,具有良好的穩定性、快速性。 | |
| 現在下載 | |
| VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2