《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 一種增益自舉運算放大器的分析與優化設計
一種增益自舉運算放大器的分析與優化設計
來源:電子技術應用2012年第6期
劉 磊1,李曉潮1,2,郭東輝1,2,張維琛1,林志倫1
1.廈門大學 電子工程系,福建 廈門361005; 2.福建省集成電路設計工程技術研究中心,福建 廈門361005
摘要: 基于開關電容的流水線ADC設計中,運算放大器的建立時間和精度是關鍵指標。而增益自舉運算放大器的建立時間分析比較復雜。本文通過理論推導和模型簡化的方法分析其主運放和輔助運放的單位增益帶寬及相位裕度對建立時間的影響。提出了一種P型與N型傳輸函數相同的輔助運放電路,并以此設計了一個高速、低功耗的自舉運算放大器。
中圖分類號: TN432
文獻標識碼: A
文章編號: 0258-7998(2012)06-0047-04
Analysis and optimization design of a gain-boosted cascade CMOS amplifiers
Liu Lei1,Li Xiaochao1,2,Guo Donghui1,2,Zhang Weichen1,Lin Zhilun1
1.Depantment of Electronic Engineering, Xiamen University, Xiamen 361005,China; 2.Fujian IC R&D Engineering Center, Xiamen 361005,China
Abstract: In switched-capacitor circuits, settling time and accuracy are critical issues for CMOS amplifiers. In gain-boosted cascade amplifiers(GBCA), the gain bandwidth product and phase margin of main and boosting amplifiers need to be optimized for the minimum settling time. In order to simplify the optimum criteria and achieve better performance, we choose the cascade structure for boosting amplifiers with the same transfer function. Based on the analysis and optimization of this GBCA structure, we present a low-power consumption and fast-settling time CMOS amplifier design.
Key words : Gain-boosted amplifier;settling time;switched-capacitor circuit

    建立時間是采樣保持電路的一項重要性能指標,特別是在流水線A/D轉換系統中,其建立時間直接關系到A/D系統的轉換速率。由于增益自舉型放大器在獲得高增益的同時,能夠有足夠高的帶寬和更小的功耗,被廣泛應用于開關電容型采樣保持電路中。增益自舉通過增加輔助運放來提高增益,但會給系統引入零極點,對建立時間產生很大影響[1],使系統復雜化。為了簡化分析和設計,本文采用了具有相同傳輸函數的P型和N型輔助運放,并使用共源共柵結構來實現。相比于折疊式結構,共源共柵結構放大器的次極點更高,功耗更小,同時利用電容電位平移技術來解決輸入直流電平不匹配的問題。主運放采用套筒式結構,以降低功耗。

1 增益自舉型運放的模型分析
1.1 增益自舉型運放

    本文討論的增益自舉運算放大器如圖1所示,由主運放和4個提高增益的輔助運放(虛框內為輔助運放具體結構)組成。輔助運放中, N型輔助運放位于信號路徑上,對建立時間影響較大[2]。

 

 

  
  
3 電路的性能仿真
    本文采用電容翻轉型結構來測試,取差分輸入范圍FS=2 V,采樣電容CH=1 pF,總負載電容為CL=2 pF。采用TSMC公司的0.35 ?滋m CMOS工藝,在Spectre下, 對運算放大器進行了仿真驗證。電路的仿真結果顯示,加入2 pF的負載,在100 mV的輸入信號下,對于0.01%的建立精度,其小信號建立時間在5 ns以內。表1顯示了文中放大器和參考文獻[2,6]中放大器的比較,從表中可以看出,本文設計的運放能在更短的時間內達到建立精度,并且功耗相對較低。

    通過對增益自舉型運算放大器模型的簡化和分析發現,影響建立時間的主要因素包括主運放和輔助運放的帶寬及其相位裕度。基于這些參數,提出了一種新的分析方法,即使用相同的N型輔助運放和P型輔助運放傳輸函數來簡化分析,同時,使用共源共柵結構的輔助運放,在獲得更好的建立時間的同時降低了功耗。采用電容電位平移技術解決了輔助運放輸入直流電平的不匹配問題。通過比較發現,本文設計的放大器與同類的其他放大器相比,建立時間縮小了16%以上,在壓擺率提高40%以上的同時,只有8 mW的功耗,滿足了高速低功耗采樣保持電路的要求。
參考文獻
[1] KAMATH Y,MEYER R,GRAY P.Relationship between frequency response and settling time of operational amplifier[J].IEEE J.Solid-State Circuits,1974,9(6):347-352.
[2] Yang Yi,DAVID M B.Modeling and optimization of fastsettling time gain-boosted cascode CMOS amplifiers[J].Proceedings of the IEEE SoutheastCon,2010:33-36.
[3] AHMADI M M.A new modeling and optimization of gainboosted cascode amplifier for high-speed and low-voltage applications[J].IEEE Transactions on Circuits and Systems—II,2006,53(3):169-173.
[4] FELDMAN A,BOSER B,GRAY P.A 13-bit,1.4-MS/s sigma-deltamodulator for RF baseband channel applications[J].IEEE Solid-StateCircuits,1998,33(10):1462-1469.
[5] JOHNS D,MARTIN K.Analog integrated circuit design[M].NY:Wiley,1997.
[6] MUSA R,YUSOFF Y.Design of single-stage foldedcascode gain boost amplifier for 100 mW 10-bit 50 MS/s pipelined analog-to-digital[J].Journal of Semiconductors,2008,29(2):800-804.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 欧美大胆a级视频免费| 老司机精品视频免费| 国内精品久久久久久久影视| 丁香狠狠色婷婷久久综合 | 在线精品日韩一区二区三区| 中文网丁香综合网| 日本红怡院在线| 亚洲av日韩综合一区在线观看| 白医生的控制欲| 四虎www成人影院| 色眯眯日本道色综合久久| 国产女人aaa级久久久级| 亚洲综合15p| 国产精品多p对白交换绿帽| 97久久精品无码一区二区天美 | 翁与小莹浴室欢爱51章| 国产人澡人澡澡澡人碰视频| 免费视频www| 国产私拍福利精品视频网站| 18到20岁女人一级毛片| 国产色无码精品视频国产| 99精品中文字幕| 天天天欲色欲色WWW免费| www日本xxx| 奇米影视7777狠狠狠狠色| 一区二区精品在线| 小说区乱图片区| 一区二区福利视频| 小小影视日本动漫观看免费| 两个人www免费高清视频| 成人妇女免费播放久久久| 中文字幕乱码一区二区免费 | 无码日韩精品一区二区免费 | 你是我的城池营垒免费观看完整版 | 国产720刺激在线视频| 色综合天天色综合| 国产免费无码av片在线观看不卡| www亚洲精品| 国产精品免费_区二区三区观看| AV无码免费看| 在线视频国产网址你懂的在线视频|