《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > Synopsys發布為最優化實現所有系統級芯片處理器內核的標準單元庫和存儲器套件

Synopsys發布為最優化實現所有系統級芯片處理器內核的標準單元庫和存儲器套件

DesignWare HPC設計套件為CPU、GPU和DSP的內核帶來了卓越的性能、功耗和面積
2013-06-26

為加速芯片和電子系統創新而提供軟件、知識產權(IP)及服務的全球性領先供應商新思科技公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前發布其專為支持多種處理器內核的優化實現而設計的套件,以作為DesignWare® Duet嵌入式存儲器以及邏輯庫IP組合的擴展。此次發布的全新DesignWare HPC(高性能內核)設計套件包括一整套高速和高密度存儲器實例和標準單元庫,它們可使SoC設計師優化其片上CPU、GPU和DSP IP內核,以實現最大的速度、最小的面積或最低的功耗,或針對其特殊的應用需求實現上述三者的最優化平衡。

“我們與Synopsys合作,通過采用Synopsys的存儲器和標準單元庫,在實現我們的IP內核時在面積和能效兩方面都得到了顯著的提升。”Imagination Technologies 負責IMGworks SoC設計的執行副總裁Mark Dunn表示道,“我們最近的項目是使用Synopsys公司的HPC Design Kit高性能內核設計套件的標準單元和存儲器來構建PowerVR™ Series6 GPU,從整體上將動態功耗減少高達25%,同時面積縮小高達10%,其中的一些模塊的面積改善達到了14%。我們還創建了一個經過調整的設計流程,該設計流程已經使得實現周期改善了高達30%。”

Synopsys多樣化的DesignWare IP包括經過硅驗證的嵌入式存儲器編譯器和標準單元庫,它們支持一系列從180納米到28納米的晶圓代工廠和工藝,并已經成功地應用在超過三十億只已發貨的芯片之中。DesignWare Duet嵌入式存儲器和邏輯庫套件包含了實現一個完整的SoC所需的所有物理IP單元,包括標準單元、SRAM編譯器、寄存器文件、ROM、數據通道庫和功率優化包(POK)等。并提供了過驅動/低電壓工藝、電壓溫度(PVT)角、multi-channel單元、存儲器內建自測和修復等選項。為滿足先進CPU、GPU和DSP內核在速度和密度上的特殊要求,DesignWare HPC設計套件添加了為此而在性能、功耗和密度等方面進行了優化的標準單元以及存儲器實例。

“用于實現處理器內核的物理IP對設計可達到的功耗、性能和面積是有巨大影響的。”VeriSilicon負責設計方法和項目管理的公司副總裁李念峰說。“當我們考慮對一個優化的實現有利的所有因素時,DesignWare  Duet嵌入式存儲器和邏輯庫一直是我們在近期硬化的一個領先的CPU內核上,實現各種性能提升的首要貢獻者。新的DesignWare HPC設計套件包含了特殊的邏輯單元和SRAM,它們正是我們在先進的處理器內核上去實現盡可能高的性能,同時將面積和功耗降到最低所需要的。”

“DSP是每一種先進電子產品的基本組件,從智能手機和平板電腦到智能電視和基站,同時每一種設計都有獨特的優化需求,” CEVA有限公司營銷副總裁Eran Briman說,“除了極高的性能,設計師依靠我們的DSP內核來消耗盡可能少的電能并占用盡可能少的硅面積。我們期待繼續與Synopsys合作,以幫助我們共同的客戶達到其嚴格的設計目標。”

HPC設計套件包括快速緩存存儲器實例和性能經調整的觸發器,它們可實現比標準Duet套件高出達10%的速度提升。為了使動態和漏電功耗以及芯片面積減少到最小,新的套件提供了面積優化的觸發器、多比特觸發器和一種超高密度二端口SRAM,實現了高達25%的面積縮小和功耗降低,同時保持了處理器的性能。

為了幫助設計團隊在最短的時間內實現其處理器和SoC的設計目標,Synopsys還提供優化的設計流程腳本和專家內核優化咨詢,包括FastOpt實現服務。

 “設計師使用Imagination公司的任何IP,包括PowerVR圖形和視頻處理器、MIPS處理器和Ensigma通信處理器,將最終能夠得益于充分發揮Synopsys的HPC Design Kit的優勢,這正是拜該公司多年來與Imagination合作和服務客戶所帶來的豐富經驗所賜。”Imagination公司的Mark Dunn 補充道,“通過這些包括與Synopsys的戰略合作在內的項目,我們帶來了實用的解決方案,以幫助我們的客戶通過使用我們的IP,在最短時間內實現性能、功耗和面積優化的設計。”

 “設計師在實現處理器內核時,必須在速度、功耗和面積三方面找到平衡,從而為其特定的應用帶來最佳的實現,而物理IP在實現這種優化設計時尤為重要。” Synopsys公司IP和系統市場營銷副總裁John Koeter表示,“我們一直和實現多種處理器核的領先的客戶和IP合作伙伴緊密合作以洞悉在其設計中如何實現絕對最佳的結果,同時將從中所學到的總體經驗反映在了全新的DesignWare HPC 設計套件之中。僅在一個設計套件中,設計師們現在可接觸到在速度、功耗和面積等全方位優化其CPU、GPU和DSP內核所需的特殊單元和存儲器。”

供貨資源

應用于領先的28nm工藝的DesignWare HPCDesign Kit設計套件將于2013年7月開始供貨。

        如希望了解更多關于DesignWare HPC Design Kit的信息,請訪問:http://www.synopsys.com/hpc-ip

關于Synopsys DesignWare IP

Synopsys是一家為各種SoC設計提供高質量和硅驗證IP解決方案的領先供應商,其豐富的DesignWare IP產品系列包括完整的接口IP解決方案,如廣為應用的協議控制器、數模混合的IP(PHY)和驗證IP、模擬IP、各種嵌入式存儲器、邏輯庫、可配置處理器內核和子系統。為了支持軟件開發及IP的軟硬件集成,Synopsys還提供多種IP產品的驅動器、傳輸級和原型模型。Synopsys的HAPS®基于FPGA的原型解決方案可實現在系統環境中的IP和SoC驗證。Synopsys的Virtualizer虛擬原型工具箱使開發人員能夠比傳統方法提早很久就開始為IP或者整個SoC開發軟件。憑借其健全的IP開發方法學、在質量,IP原型建模,軟件開發及綜合性技術支持的大力投入,Synopsys產品的使用成功縮短了產品上市時間并大大減小了設計集成的風險。如需更多有關DesignWare IP的信息,請訪問http://www.synopsys.com/designware.

關于新思科技

Synopsys加速了全球電子市場中的創新。作為一家電子設計自動化(EDA)和半導體IP領域內的領導者,其軟件、IP和服務幫助工程師應對設計、驗證、系統和制造中的各種挑戰。自1986年以來,全世界的工程師使用Synopsys的技術已經設計和創造了數十億個芯片和系統。更多信息,請訪問:www.synopsys.com

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: www.狠狠操| 久久精品国产一区二区三区肥胖| 精品欧美一区二区三区久久久| 国产欧美另类久久精品蜜芽| 亚洲大尺度无码无码专区| 男女交性永久免费视频播放| 国产精品99无码一区二区| aa在线免费观看| 强行被公侵犯奈奈美| 亚洲一成人毛片| 精品免费人成视频APP| 国产真实女人一级毛片| 91亚洲自偷手机在线观看| 天天干免费视频| 久久婷婷五月综合色国产香蕉| 欧美在线看片a免费观看| 亚洲精品电影天堂网| 看全色黄大色黄女片爽毛片| 四虎影视在线影院在线观看| 贵妇肉体销魂阅读| 国产在线a不卡免费视频| 成人免费激情视频| 在线观看一区二区三区视频| 一区二区三区高清在线| 日韩成人免费在线| 亚洲av无码国产精品色| 狼友av永久网站免费观看| 午夜免费1000部| 美国式家庭禁忌| 啦啦啦中文在线观看日本| 色黄网站aaaaaa级毛片| 国产做无码视频在线观看| 麻豆国产原创剧情精品| 国内精品视频在线观看| 丹麦**一级毛片www| 日本高清不卡在线观看| 亚洲国产欧美日韩一区二区 | 青青草成人影视| 国产在线一区观看| 香蕉久久夜色精品国产| 国产精品日韩欧美|