《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > 一款DVI視頻接收芯片的設計
一款DVI視頻接收芯片的設計
2022年電子技術應用第3期
顧 泓,方 震
中科芯集成電路有限公司,江蘇 無錫214072
摘要: 設計了一款DVI(Digital Visual Interface)接收芯片并提出了一種基于全數字的T.M.D.S(Transition Minimized Differential Signaling)信號接收恢復方案,能夠大大降低PLL(Phase Locked Loop)的設計難度,降低芯片的硬件開銷。首先介紹了芯片的整體框架和各模塊的作用,然后對基于本方案的數據恢復原理和實現方式進行重點說明,最后對芯片的仿真測試結果進行了相關的討論。測試結果表明,芯片能夠兼容市面上的其他DVI產品并與之通信,滿足DVI 1.0規范要求。
關鍵詞: DVI T.M.D.S PLL 數據恢復
中圖分類號: TN402
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.212004
中文引用格式: 顧泓,方震. 一款DVI視頻接收芯片的設計[J].電子技術應用,2022,48(3):37-40.
英文引用格式: Gu Hong,Fang Zhen. Design of a DVI video receiver chip[J]. Application of Electronic Technique,2022,48(3):37-40.
Design of a DVI video receiver chip
Gu Hong,Fang Zhen
China Key System Co.,Ltd.,Wuxi 214072,China
Abstract: In this paper, a DVI(Digital Visual Interface) receiver chip is designed and an all-digital-based T.M.D.S signal reception recovery scheme is proposed. This scheme can greatly reduce the design difficulty of PLL and the hardware overhead of the chip.This paper firstly introduces the whole frame of this chipand functionof each module, and then emphasizes the principle and realization of data recovery circuit based on this scheme, and finally conducts relative discussion on simulation and test results. The test results indicates that, this chip which meets the requirements of DVI 1.0 specification, can be compatible with other DVI products and communicate with them.
Key words : DVI;T.M.D.S;PLL;data recovery

0 引言

    DVI(Digital Visual Interface)芯片在數字視頻領域應用[1]廣泛且需求量巨大,如數字電視、個人電腦顯示屏、雷達顯示屏等均廣泛采用DVI技術[2-4]。國外對DVI技術的研究起步較早,數字顯示工作組DDWG(Digital Display Working Group)于1999年就推出了DVI 1.0接口標準。標準采用T.M.D.S(Transition Minimized Differential Signaling)技術[5-6]將8 bit像素數據轉換成10 bit進行串行傳輸,能夠支持三通道并行,各通道串行速率高達1.65 Gb/s的UXGA格式像素[7-8]傳輸。在傳輸速率較高、時鐘與數據相位關系不確定的情況下,接收端如何恢復數據[9]成為了接收端設計的關鍵。

    過采樣技術[10]可以有效解決上述數據接收的問題并且易于實現,但是對鎖相環(Phase Locked Loop,PLL)的要求較高[11-12]。由于過采樣需要產生多個相位時鐘,如3倍過采樣就要產生多達30個相位的時鐘,這對PLL的設計是一個很大的挑戰。而本文采用的數據恢復方案基于3倍過采樣,只需PLL產生12個相位的時鐘,與文獻[13]相比大大減小了PLL的設計難度和功耗。文獻[14]會根據采樣結果產生相位調整信號輸出給相位調整電路,調整PLL輸出時鐘相位至合適區間,進而采樣恢復出數據。而本文采用基于全數字的數據恢復方案,可直接根據采樣結果分析恢復出數據,這樣無需時鐘相位調整電路,降低了芯片的硬件開銷,同時由于采用全數字邏輯實現,提高了電路的穩定性。




本文詳細內容請下載:http://m.jysgc.com/resource/share/2000003999




作者信息:

顧  泓,方  震

(中科芯集成電路有限公司,江蘇 無錫214072)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 成人爽a毛片在线视频网站| 欧美成人久久久| 四虎最新免费观看网址| 黄色aaa级片| 国产精品久久久久久麻豆一区| www亚洲视频| 成人免费无码大片a毛片软件| 久久久久国色AV免费观看性色| 最近在线中文字幕电影资源| 亚洲欧美一区二区三区电影 | 久9久9精品免费观看| 日韩精品一区二区亚洲av观看| 亚洲另类欧美综合久久图片区| 欧美黄色片免费观看| 亚洲黄色网站视频| 福利一区二区三区视频午夜观看| 呦交小u女国产秘密入口| 色综合久久综合欧美综合图片| 国产在线看片网站| 久久综合精品视频| 欧美人xxxx| 亚洲日韩欧洲无码av夜夜摸 | 欧美福利视频网| 亚洲色图狠狠干| 狠狠色噜噜狠狠狠狠69 | 俄罗斯乱理伦片在线观看| 国产精品青青青高清在线 | 你懂的免费视频| 国产精品国产午夜免费福利看| 777xxxxx欧美| 国产精品香蕉在线观看| 91国内揄拍国内精品对白| 国色天香论坛社区在线视频| h视频在线观看免费| 天天曰天天干天天操| h视频在线观看免费观看| 天天影院成人免费观看| reikokobayakawatube| 天天操夜夜操美女| a级毛片在线免费| 大香伊蕉日本一区二区|