《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > HART調制解調芯片高速通信接口設計
HART調制解調芯片高速通信接口設計
2022年電子技術應用第4期
張立國1,李福昆1,嚴 偉2,劉 強1,王雪迪1
1.燕山大學 電氣工程學院,河北 秦皇島066000;2.北京大學 軟件與微電子學院,北京100871
摘要: 為適應當下工廠設備間,針對設備量以及傳輸數據量龐大問題,設計了一種新型的HART調制解調芯接口,通過AXI4總線接口代替傳統的UART接口,加速HART調制解調芯片與CPU之間的通信速度。相比于URAT傳統接口按位傳輸,AXI4總線接口可并行傳輸32位8個字節,數據傳輸速度可達到納秒級別。通過AXI4總線模塊與CPU的互聯,實現結構功能配置與數據的交互。HART調制解調芯片高速通信接口設計基于FPGA平臺進行原型驗證,結果表明,該架構能有效識別HART通信協議,CPU與HART芯片數據交互達到納秒級別,調制解調正確率高達100%,滿足HART通信協議要求。
中圖分類號: TN913.3
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.211551
中文引用格式: 張立國,李福昆,嚴偉,等. HART調制解調芯片高速通信接口設計[J].電子技術應用,2022,48(4):6-11.
英文引用格式: Zhang Liguo,Li Fukun,Yan Wei,et al. Interface design of HART modulation and demodulation chip[J]. Application of Electronic Technique,2022,48(4):6-11.
Interface design of HART modulation and demodulation chip
Zhang Liguo1,Li Fukun1,Yan Wei2,Liu Qiang1,Wang Xuedi2
1.School of Electrical Engineering,Yanshan University,Qinhuangdao 066000,China; 2.School of Software and Microelectronics,Peking University,Beijing 100871,China
Abstract: In order to adapt to the current factory equipment, aiming at the huge amount of equipment and data transmission, this paper designs a new HART modulation and demodulation core interface, which uses AXI4 bus interface to replace the traditional UART interface to accelerate the communication speed between HART modulation and demodulation chip and CPU. Compared to the traditional URAT interface, the AXI4 bus interface can transmit 32 bits of 8 bytes in parallel, and the data transfer speed can reach the NS level. Through the interconnection of AXI4 bus module and CPU, the structure function configuration and data interaction are realized. The high-speed communication interface design of HART modulation and demodulation chip was verified based on FPGA platform. The results show that the architecture can effectively identify HART communication protocol, the data interaction between CPU and HART chip reaches NS level, and the correct rate of modulation and demodulation reaches 100%, which meets the requirements of HART communication protocol.
Key words : communication chip architecture;chip interconnection;HART communication protocol;communication interface

0 引言

    芯片產業是制造業的上游,被稱為“工業糧食”,是制造業必不可少的核心技術[1]。我國目前正大力進行制造轉型,促進高端制造業的發展,在這個過程中芯片產業成為極其重要的環節。隨著物聯網互聯網的發展,通信技術也迎來了科技變革,通信技術以移動接入、實時通信、寬帶傳輸、泛在計算、傳感互聯等技術表現形式成為大力發展的一個技術領域[2]

    在現代化工廠中,HART(Highway Addressable Remote Transducer,可尋址遠程傳感器高速通道的開放通信協議)轉置提供具有相對低的帶寬,適度響應時間的通信[3],經過10多年的發展,HART技術在國內外已經十分成熟,并已成為全球智能儀表的工業標準[3]。但在工業以太網與工業物聯網的大背景下,傳統的HART儀器儀表與HART傳統芯片面臨著變革與挑戰,目前HART協議芯片存在設計種類單一、結構簡單、所支持的設備和CPU控制設備類型有所局限、傳輸速率低下等情況,主要面臨著以下挑戰:

    (1)傳統HART芯片單一對應HART儀器儀表與單一CPU控制端,在大型廠間內布線數量大,成本高[4-5]

    (2)傳統的HART芯片無時間同步機制,數據延遲不可控。

    (3)傳統HART芯片一個CPU對應一個HART芯片,只對所控制的設備進行數據讀寫單一過程,智能儀表運行時與控制系統的互動有待提高,智能儀表間缺乏互操作[6-7]

    針對上述問題,本文提供一種新型的可互聯HART通信協議芯片的架構。




本文詳細內容請下載:http://m.jysgc.com/resource/share/2000004044




作者信息:

張立國1,李福昆1,嚴  偉2,劉  強1,王雪迪1

(1.燕山大學 電氣工程學院,河北 秦皇島066000;2.北京大學 軟件與微電子學院,北京100871)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: www.亚洲成在线| 一区二区三区四区电影视频在线观看 | 中文字幕欧美一区| 日韩精品电影在线| 亚洲国产AV一区二区三区四区| 狠狠色伊人亚洲综合网站色| 又大又硬又爽又粗又快的视频免费 | 欧美一级特黄啪啪片免费看| 亚洲精品成人片在线播放| 粉色视频午夜网站入口| 四虎影视在线永久免费看黄| 高清一区高清二区视频| 国产理论视频在线观看| 2021日产国产麻豆| 国产高清在线免费视频| avbobo网址在线观看| 嫩草影院在线播放| 中文在线观看视频| 无料エロ同人志エロ漫汉化| 久久无码人妻一区二区三区| 最近高清日本免费| 亚洲中文字幕久久精品无码va| 欧美日韩一区二区三区四区在线观看| 亚洲精品美女久久777777| 男女下面一进一出免费无遮挡 | 成人福利网址永久在线观看| 久久99精品久久久久久不卡| 日本漫画yy漫画在线观看| 久久精品亚洲中文字幕无码网站 | 中文字幕人妻偷伦在线视频| 无限看片在线版免费视频大全| 久久人人爽天天玩人人妻精品| 日韩欧美精品在线视频| 五级黄18以上免费看| 欧美aaaaaa级爽激情会所| 亚洲人成无码网站久久99热国产| 欧美无人区码卡二卡3卡4免费| 亚洲欧美另类自拍| 欧美日韩在线电影| 亚洲日韩一区二区三区| 欧美日韩生活片|