《電子技術應用》
您所在的位置:首頁 > 電子元件 > 設計應用 > 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
2023年電子技術應用第8期
張成,趙佳,李晴
(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)
摘要: 隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。2D Flip-Chip、2.5D、3D等異構集成的先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS檢查。采用Cadence Integrity 3D-IC平臺工具,針對不同類型的先進封裝,進行了系統級LVS檢查驗證,充分驗證了該工具的有效性和實用性,保證了異構集成封裝系統解決方案的可靠性。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.239802
中文引用格式: 張成,趙佳,李晴. 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查[J]. 電子技術應用,2023,49(8):47-52.
英文引用格式: Zhang Cheng,Zhao Jia,Li Qing. System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC[J]. Application of Electronic Technique,2023,49(8):47-52.
System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC
Zhang Cheng,Zhao Jia,Li Qing
(Globalfoundries China (Shanghai) Co., Limited, Shanghai 201204, China)
Abstract: With the development of silicon process size to the level of single nano, it has been more and more difficult to continue Moore's law. Advanced packaging solutions with heterogeneous integration, such as 2D Flip-Chip, 2.5D and 3D, will continue to meet market requirements for miniaturization, high performance and low cost, thus become the main direction of continuing Moore's Law. But it also presents new challenges, especially for system-level LVS checking. In this paper, Cadence Integrity 3D-IC tool was used to perform system-level LVS checking for different types of advanced packaging, which fully verified the effectiveness and practicability of the tool and ensured the reliability of heterogeneous integration packaging system solutions.
Key words : heterogeneous integration;advanced packaging;system-level LVS;integrity 3D-IC

0 引言

電子產品一直以來追求的尺寸更小,成本和功耗更低的趨勢,在過去受益于硅工藝的快速升級更新,得到了持續的發展。但近年來,隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。單一的納米工藝在綜合考慮成本、良率、功耗等因素后,將不再具有競爭優勢。2D Flip-Chip、2.5D、3D等具有異構集成先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS(Layout Versus Schematics)檢查。由于異構集成封裝結構復雜、規模龐大,任何一個環節的失誤都會產生巨大的影響,因此急需一個完整的解決方案,可以對各類異構集成封裝進行有效的系統級檢查。本文嘗試采用Cadence公司的Integrity 3D-IC平臺,針對主流的異構集成封裝進行LVS檢查驗證。



本文詳細內容請下載:http://m.jysgc.com/resource/share/2000005479




作者信息:

張成,趙佳,李晴

(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)

微信圖片_20210517164139.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 波多野结衣伦理电影在线观看| 菠萝蜜网站入口| 波多野结衣丝袜诱惑| 啊灬啊灬别停啊灬用力啊免费 | 女人18毛片a级毛片| 中文字幕人成乱码熟女| 日韩h片在线观看| 免费中文字幕一级毛片| 色8久久人人97超碰香蕉987| 国产在线精品一区二区| 日本阿v精品视频在线观看| 国产综合免费视频| 99久久国产综合精品五月天| 好男人在线神马影视www在线观看 好男人在线神马影视在线观看www | 日韩中文字幕视频在线| 亚洲av无码专区亚洲av桃| 精品三级久久久久久久电影聊斋 | china同性基友gay勾外卖| 日韩专区亚洲精品欧美专区| 亚洲中文精品久久久久久不卡| 欧美精品黑人巨大在线播放| 亚洲视频在线一区二区| 男女国产一级毛片| 免费夜色污私人影院在线观看| 美女扒开尿口让男人看的视频| 国产三级在线观看完整版| 雯雯的性调教日记h全文| 国产区精品在线| 陈冰的视频ivk| 国产伦一区二区三区免费| 韩国美女vip福利一区| 国产对白受不了了| www.色午夜| 日本免费一区尤物| 久久精品国产99精品国产2021 | 一级毛片一级毛片| 成人免费夜片在线观看| 中文国产成人精品久久下载| 欧美一区二区三区免费不卡| 亚洲成年人网址| 欧美日韩一区二区三区在线观看视频|