《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > Core_1553_8051_SFR Verilog設計文件

Core_1553_8051_SFR Verilog設計文件

2008-08-13
作者:Actel
關鍵詞: present_st B0 CPUWAITn reg sfr4

// SFR_FSM.v
module SFR_FSM (clk, Resetn, sfr4" title="sfr4">sfr4, sfr7, CPUDOUT, CPUWAITn" title="CPUWAITn">CPUWAITn, latch_RD, CPUWRn,
??????????????? CPURDn , CPUMEM);

input clk;
input [2:0] sfr4; // SFR4 Control Reg" title="Reg">Register bit 2 to 0.
input CPUWAITn; //input from Core1553
input Resetn; //global power on reset
input [15:0] CPUDOUT; // Read data input from Core1553B
output [7:0] sfr7; // SFR7 Status Regsiter
output [1:0] CPUWRn; //Output to Core1553
output CPURDn; //Output to Core1553
output [15:0] latch_RD; //read data output to Core8051
output CPUMEM; //Output to Core1553

parameter idle = 2'b0" title="b0">b00, write = 2'b01, read = 2'b10;

reg CPURDn_int, CPUMEM;
reg [1:0] CPUWRn;
reg [7:0] sfr7;
reg [15:0] latch_RD;

reg [1:0] present_st" title="present_st">present_st, next_st;

//FSM state transition
always @ (posedge clk or negedge Resetn)
begin
if (Resetn == 1'b0)
? present_st <= idle;
else
? present_st <= next_st;?
end

//FSM state definition狀態機
always @ (present_st, sfr4, CPUWAITn)
begin
case (present_st)
?? idle: case (sfr4)
???????? 3'b000: next_st<= idle;
???????? 3'b011: next_st<= write;
???????? 3'b101: next_st<= read;
???????? default: next_st<= idle;
???????? endcase
?? write: case (CPUWAITn)
????????? 1'b0: next_st<= write;
????????? 1'b1: next_st<= idle;
????????? endcase
?? read: case (CPUWAITn)
???????? 1'b0: next_st<= read;
???????? 1'b1: next_st<= idle;
???????? endcase
?
?? default: next_st <= idle;
endcase
end

//Output definition 輸出定義
always @ (present_st)
begin
case (present_st)
idle: begin
????? sfr7 <= 8'b0;
????? CPUWRn <= 2'b11;
????? CPURDn_int <= 1'b1;
????? CPUMEM <= 1'b0;
?? end
write: begin
?????????? sfr7 <= 8'b00000001;
?????????? CPUWRn <= 2'b00;
?????????? CPURDn_int <= 1'b1;
?????????? CPUMEM <= 1'b1;
???? end
read:? begin
?????????? sfr7 <= 8'b00000001;
?????????? CPUWRn <= 2'b11;
?????????? CPURDn_int <= 1'b0;
?????????? CPUMEM <= 1'b1;
???? end
default: begin
????? sfr7 <= 8'b00000000;
????? CPUWRn <= 2'b11;
????? CPURDn_int <= 1'b1;
????? CPUMEM <= 1'b0;
?? end
endcase
end

//Latching the read data from Core1553 to Core8051
always @ (posedge clk)posedge CPURDn_int)
begin
if (CPURD_int == 1'b0)
?? latch_RD <= CPUDOUT;
end

assign CPURDn = CPURDn_int;

endmodule

更多請訪問

http://www.actel.com/techdocs/appnotes/proasic3.aspx

?

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 有夫之妇bd中文字幕| 精品一区二区AV天堂| 国产真实乱子伦xxxx仙踪| avav在线播放| 快穿之肉玩具系统| 久久91综合国产91久久精品| 日韩在线视频网| 亚洲一区二区三区精品视频| 欧美最猛黑人xxxxx猛交| 人人爽人人爽人人爽人人片av| 精品国产一区二区三区久久狼 | 亚洲色成人网站WWW永久| 精品久久久久久亚洲精品| 四虎影在线永久免费四虎地址8848aa| 韩国无遮挡羞羞漫画| 国产欧美va欧美va香蕉在线观看 | 国产鲁鲁视频在线播放| 国产精品中文字幕在线观看| 720lu国内自拍视频在线| 在线a亚洲视频播放在线观看| videsgratis欧美另类| 思思久而久焦人| 三上悠亚在线观看视频| 我的好妈妈6中字在线观看韩国| 久久久久亚洲精品无码系列| 日本精品久久久久中文字幕| 久久精品国产大片免费观看| 晚上睡不着来b站一次看过瘾| 亚洲aⅴ无码专区在线观看q| 欧美三级不卡视频| 亚洲人成在线精品| 欧美亚洲国产激情一区二区| 亚洲成av人片在线观看www | 国产在线观看的| 黄色a级片免费看| 国产成人久久久精品二区三区| 中文字幕色网站| 国产欧美日韩精品丝袜高跟鞋| 亚洲成人www| 国产成人精品综合在线观看| 成人午夜性视频欧美成人|