頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發展充滿信心。 最新資訊 基于FPGA的PN碼捕獲和跟蹤技術的研究與實現 研究了在直接序列擴頻通信中基于FPGA的基帶PN碼(擴頻碼)的捕獲跟蹤技術。在PN碼解調中,介紹了串并混合的捕獲方案和基于遲早門的跟蹤方案。以Quartus II作為平臺采用Verilog HDL的硬件描述語言進行設計,并進行了Modelsim的仿真測試,最終下載到具體FPGA器件進行了基帶的傳輸測試。 發表于:4/10/2014 Harmonic公司在H.265 4Kp60視頻編碼上選擇Altera解決方案 Altera公司(Nasdaq: ALTR)今天宣布,在視頻交付基礎設施方面全球領先的Harmonic公司選擇了Altera最新的4Kp60 H.265增強運動估算引擎(EME)來實現4Kp60內容,這是基于Altera公司Stratix® V FPGA的服務器協處理解決方案,極大的提高了Harmonic純壓縮引擎的效率和性能。 發表于:4/8/2014 基于FPGA的智能臺燈機器人系統 針對傳統臺燈存在的功能單一、機械開關壽命短和人性化程度偏低等諸多不利因素,設計了基于攝像頭識別處理技術和FPGA技術的智能家居臺燈系統。該系統通過熱釋電紅外傳感器進行人體紅外感應;以舵機控制的機械臂模塊為執行終端,控制臺燈的高度及光照方向;采用攝像頭采集圖像對人手皮膚圖像進行識別,實現人手所在位置的跟蹤識別;采用具有Nios II嵌入式軟核處理器的SoPC控制系統實現對整個系統的控制管理。實驗表明,該系統能夠有效地實現臺燈根據人的到來自動開啟;使用時,臺燈的光照方向能根據人手所在位置進行自動跟蹤調節;具有動作靈活、可擴展性強和識別精確等優點。 發表于:4/8/2014 Perl在ESD保護電路中研究與應用 研究了Perl在ESD保護電路中的應用。基于Perl語言的強大功能,在海量的數字電路仿真數據中準確地抓取需要的數據,并生成文件報表。同時為數字仿真電路的驗證提供了一種全新、快速、準確的方式。 發表于:4/2/2014 Xilinx推出業界首款“軟”定義網絡(SDNet)解決方案 All Programmable技術和器件的全球領先企業賽靈思公司(NASDAQ: XLNX) 今天在拉斯維加斯舉行的Interop2014 網絡通訊展會上宣布推出業界首款“軟”定義網絡(“Softly”Defined Networks)解決方案,將可編程能力和智能化功能從控制層擴展至數據層。全新SDNet軟件定義規范環境可實現可編程數據層功能設計,而且功能規范可自動編譯到賽靈思的All Programmable FPGA和SoC中。 發表于:4/2/2014 華中科技大學與Synopsys攜手建立ARC處理器聯合培訓中心 為加速芯片和電子系統創新而提供軟件、知識產權(IP)及服務的全球領先供應商新思科技公司(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:Synopsys和華中科技大學達成合作協議,雙方攜手建立“華中科技大學---Synopsys ARC處理器聯合培訓中心”。 發表于:3/31/2014 基于PSoC的數字電壓表設計 采用Cypress公司生產的PSoC3芯片實現了一個數字電壓表的設計。設計使用芯片集成的A/D轉換模塊完成模數轉換,并且通過程序調用讀取相應的數字量及芯片強大的LCD顯示模塊,將轉換后的數字量和相應的模擬量顯示出來。本設計具有硬件設計簡單、軟件設計圖形化、可以充分利用PSoC提供的固件元件的優點。 發表于:3/31/2014 紅色颶風來襲,FPGA開發板Nano2免費試用 紅色颶風NANO二代嵌入式開發套件核心芯片采用Xilinx Spartan6系列XC6SLX16 作為核心處理器,板卡集成10/100M百兆網PHY、 DDR3存儲、USB2.0接口,包含PMOD擴展,和RM3通用擴展接口,方便用戶進行Verilog設計和Microblaze軟核系統級開發。硬件設計精小,非常適合于多媒體、自動化控制、通信領域以及高校教育領域。ChinaAET特聯合北京威視銳科技有限公司為該開發套件提供測評!由招募的5名測評志愿者進行測評。 發表于:3/31/2014 Altera與Intel進一步加強合作,開發多管芯器件 Altera與Intel一起工作開發多管芯器件,在一個封裝中高效的集成了單片14 nm Stratix 10 FPGA和SoC與其他先進組件,包括DRAM、SRAM、ASIC、處理器和模擬組件。使用高性能異構多管芯互聯技術來實現集成。Altera的異構多管芯器件具有傳統2.5和3D方法的優勢,而且成本更低。器件將解決性能、存儲器帶寬和散熱等影響通信、高性能計算、廣播和軍事領域高端應用所面臨的難題。 發表于:3/27/2014 基于FPGA和單片機的守時系統設計 介紹守時系統的重要作用及其發展現狀,分析了守時系統發展過程中遇到的一些問題,設計了一個以GPS/北斗信號作為時標的守時系統。采用雙恒溫槽的恒溫晶振MV180作為系統的輸入時鐘,使用單片機控制DAC7512對其頻率進行調整。首先,系統對調整后的本地時鐘信號進行分頻處理,再與GPS/北斗接收到的標準秒信號進行比較,通過FPGA和單片機對分頻后的信號進行相位的調整,最終輸出標準秒脈沖信號,從而快速獲得高精度的時間基準,并能在GPS/北斗失鎖后對該信號進行保持,實現時間同步。 發表于:3/26/2014 ?…211212213214215216217218219220…?