頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發展充滿信心。 最新資訊 基于模塊化的大綜合PLC實驗平臺的研究與設計 提出了一種基于模塊化設計的柔性大綜合PLC實驗平臺。該實驗平臺以PLC為核心,融合了單片機技術、無線測控技術、多種上位監控技術、基于以太網和電話網的遠程控制技術、變頻以及步進電機驅動等技術,可靈活組合不同功能模塊完成基礎性、綜合性、開放性和設計性的幾十種實驗,為PLC大綜合實驗平臺的設計進行了有益的探索。 發表于:9/25/2012 Altera踏上3D融合之路 9月20日, Altera公司資深副總裁兼首席技術官博思卓(Misha Burich)博士繼今年五月后又一次來到中國,公開了Altera在下一代20 nm產品中規劃的幾項關鍵創新技術。 發表于:9/25/2012 無線電引信實時數據采集發送模塊設計 利用Altera公司的開發軟件Quartus II 8.1進行VHDL編程,給出了一種利用CPLD進行曼徹斯特編碼以實現無線電引信實時數據采集及傳輸的技術方案。整個系統分為衰減網絡、調理電路、A/D轉換電路、A/D控制及編碼和電光轉換電路五部分,最終將電信號轉化為光信號,實現電信號安全可靠輸出。 發表于:9/24/2012 一樣的TSMC,不一樣的3D技術-----Altera踏上3D融合之路 9月20日, Altera公司資深副總裁兼首席技術官博思卓(Misha Burich)博士繼今年五月后又一次來到中國,公開了Altera在下一代20 nm產品中規劃的幾項關鍵創新技術:40-Gbps芯片至芯片及28-Gbps背板收發器;具有混合系統架構接口的3D異構IC;下一代精度可調DSP模塊,Altera將在不突破客戶對功耗瓶頸的需求下盡可能提高產品性能。 發表于:9/22/2012 基于FPGA的靜態實時光譜采集與處理系統 為了實時獲取靜態邁克爾遜干涉儀得到的光譜信息,設計了基于FPGA的實時光譜采集分析系統。在Xilinx FPGA芯片上實現了干涉條紋到光譜數據的實時處理。在算法處理過程中,實現了干涉條紋濾波去噪、快速傅里葉變換、相位標定、光譜數據傳輸等模塊化功能。實驗結果顯示,系統可以高速采集并實時處理光譜數據。 發表于:9/21/2012 基于PSoC的智能車窗控制系統設計 基于PSoC及Cyfi無線通信技術,設計了一種智能車窗控制系統方案,具有無線控制車窗升降、車窗防夾手等功能。實驗結果表明,該方案具有設計簡單靈活、操作方便、功耗低、抗干擾等特點,可作為一種無線智能控制方案應用于汽車電子領域。 發表于:9/21/2012 基于AutoSAR規范的驅動代碼生成工具箱設計與實現 針對汽車控制器中驅動代碼生成存在對硬件依賴性強、代碼格式不規范、可重用性不強等問題,提出利用仿真建模工具Simulink/RTW、結合AutoSAR規范、基于代碼生成技術的汽車控制器驅動工具箱的設計方法。通過對驅動配置模塊的不同芯片配置及對相關參數的設置滿足多處理器需求,依據AutoSAR規范對驅動函數接口的封裝實現代碼的可重用性。最后將設計的驅動工具箱結合代碼生成模板應用于BCM車窗控制系統,實驗證明了該方法的高效性和可行性。 發表于:9/21/2012 GLOBALFOUNDRIES推出用于下一代移動設備的優化的 FinFET 晶體管架構 GLOBALFOUNDRIES 今日推出一項專為快速增長的移動市場的最新科技,進一步拓展其頂尖的技術線路圖。GLOBALFOUNDRIES 14 nm-XM技術將為客戶展現三維 “FinFET”晶體管的性能和功耗優勢,不僅風險更低,而且能夠更快速地推向市場,從而幫助無晶圓廠生態系統在保持其移動市場領先地位的同時,開發新一代智能移動設備。 發表于:9/21/2012 新思科技28納米DesignWare® IP贏得第100項設計 新思科技公司(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:該公司針對多家領先的晶圓代工廠優化的28納米工藝DesignWare IP已贏得第100項設計。其經過芯片生產驗證的28納米產品組合由多種廣泛使用的IP組成,包括用于USB、PCI Express、SATA、HDMI、DDR、MIPI的數模混合模塊,以及數據轉換器、音頻編解碼器、嵌入式存儲器和邏輯庫,其中已有數千萬芯片單元在客戶產品中使用。Synopsys的28納米DesignWare IP產品,已全面通過了工藝和電壓溫度(PVT)變化下High-K金屬柵和PolySiON工藝的芯片特性測試,以確保設計的穩健性。憑借十多種不同的28納米工藝節點上的超過30款測試芯片成功流片,并憑借已量產的產品,Synopsys為設計者們提供了快速集成于諸如移動應用處理器,多媒體圖像聯網及存儲的SoC應用產品的IP解決方案,從而降低了設計風險及成本。 發表于:9/20/2012 基于NiosII的智能多接口片上系統設計 設計了一種基于NiosII處理器的片上系統(SoC),集成了NiosII處理器IP、PCI接口IP、網絡接口IP以及基于Wishbone總線的串行接口IP核、CAN接口IP核等。系統具有可重配置、可擴展、靈活、兼容性高、功耗低等優點,適合于片上系統開發與應用。本設計使用Verilog HDL硬件描述語言在QuartusII環境下進行IP軟核設計、綜合、布局布線,在Model Sim下完成功能、時序仿真,在SoPC下完成系統的定制與集成,在NiosII IDE環境下完成片上系統軟件程序的開發,最后在FPGA器件上實現了智能多接口功能的片上系統。 發表于:9/20/2012 ?…256257258259260261262263264265…?