頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 意法半導(dǎo)體委托GLOBALFOUNDRIES代工最先進(jìn)的28納米和20納米 FD-SOI芯片,為客戶帶來雙重貨源供應(yīng)保障 意法半導(dǎo)體(STMicroelectronics)宣布,引領(lǐng)全球半導(dǎo)體技術(shù)升級的半導(dǎo)體代工廠商GLOBALFOUNDRIES將采用意法半導(dǎo)體專有的FD-SOI(Fully Depleted Silicon-on-Insulator,全耗盡絕緣體上硅)技術(shù)為意法半導(dǎo)體制造28納米和20納米芯片。當(dāng)今的消費(fèi)者對智能手機(jī)和平板電腦的期望越來越高,要求既能處理精美的圖片,支持多媒體和高速寬帶上網(wǎng)功能,同時又不能犧牲電池壽命。在設(shè)備廠商滿足消費(fèi)者這些需求的努力中,意法半導(dǎo)體的FD-SOI芯片的量產(chǎn)和上市將起到至關(guān)重要的作用。 發(fā)表于:6/14/2012 XC3S400AN:數(shù)字ADC音頻評估方案 Stellamar公司的數(shù)字ADC采用Xilinx公司的XC3S400ANFPGA。特點(diǎn)有:平均功耗低50%,面積低50%,非常低的工作電壓,高達(dá)14位的有效位,14位500Hz的SNR為90dB,數(shù)字典輸出,數(shù)字測試,過采樣,不會丟失碼,極低的失調(diào)漂移,能用在苛刻的環(huán)境。目標(biāo)應(yīng)用在語音、消費(fèi)類和工業(yè)中的傳感器,低功率手提設(shè)備以及軍事,空間和航空航天。 發(fā)表于:6/13/2012 Altera業(yè)界成熟可靠的Quartus II軟件編譯時間縮短了4倍;擴(kuò)展支持28-nm FPGA Altera公司(Nasdaq: ALTR)今天發(fā)布業(yè)界成熟可靠的最新版Quartus® II開發(fā)軟件——對于FPGA設(shè)計,性能和效能在業(yè)界首屈一指的軟件。Quartus II軟件12.0版進(jìn)一步提高了用戶的效能和性能優(yōu)勢,例如,對于高性能28-nm設(shè)計,編譯時間縮短了4倍。其他更新包括擴(kuò)展28-nm器件支持,初次支持Altera SoC FPGA,增強(qiáng)Qsys系統(tǒng)集成和DSP Builder工具,以及經(jīng)過改進(jìn)的知識產(chǎn)權(quán)(IP)內(nèi)核等。 發(fā)表于:6/13/2012 u-blox采用GLOBALFOUNDRIES 65納米LPe RF制程技術(shù),推出GPS/GNSS SoC方案 瑞士定位及無線模塊和芯片供應(yīng)商u-blox(SIX:UBXN)和GLOBALFOUNDRIES今天共同宣布:基于GLOBALFOUNDRIES 先進(jìn)的65納米低功耗強(qiáng)化型(LPe)RF制程技術(shù)平臺的u-blox 7全球定位系統(tǒng)/全球?qū)Ш叫l(wèi)星系統(tǒng)片上系統(tǒng)(GPS/GNSSSoC)已經(jīng)開始供貨。 發(fā)表于:6/11/2012 混合型判決反饋均衡器設(shè)計與FPGA實(shí)現(xiàn) 針對1000BASE-T中的均衡解碼結(jié)構(gòu),從信噪比與誤碼率、速度及硬件復(fù)雜度等方面比較了該判決反饋均衡解碼器的幾種形式,并設(shè)計了一種滿足速度與誤碼率要求而硬件復(fù)雜度更低的混合型結(jié)構(gòu),該結(jié)構(gòu)將部分殘留后饋干擾級數(shù)移除,同時應(yīng)用流水線及重定時技術(shù)優(yōu)化其性能。 發(fā)表于:6/7/2012 SM3算法的FPGA設(shè)計與實(shí)現(xiàn) 在分析SM3算法的基礎(chǔ)上詳細(xì)介紹了目前Hash函數(shù)的4種硬件實(shí)現(xiàn)策略,同時給出了迭代方式和基于充分利用時鐘周期的循環(huán)展開方式下的FPGA實(shí)現(xiàn)。該循環(huán)展開方式有效地減少了一半的工作時鐘數(shù)和11%的運(yùn)算時間,吞吐量提高了11%,且占用的硬件資源較少。 發(fā)表于:6/7/2012 Altera任命業(yè)界資深人士Scott Bibaud為資深副總裁兼總經(jīng)理 Altera公司(NASDAQ: ALTR)今天宣布,從事通信行業(yè)18年的資深人士Scott Bibaud加入公司,成為通信和廣播業(yè)務(wù)部的資深副總裁兼總經(jīng)理。在這一領(lǐng)導(dǎo)崗位上,Bibaud主要負(fù)責(zé)監(jiān)管全球通信和廣播行業(yè)系統(tǒng)解決方案開發(fā)和市場。他直接向Altera總裁、CEO兼董事會主席John Daane負(fù)責(zé)。 發(fā)表于:6/7/2012 新思科技發(fā)布業(yè)界第一款集成化混合原型驗(yàn)證解決方案 全球領(lǐng)先的電子器件和系統(tǒng)設(shè)計、驗(yàn)證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技公司(Synopsys, Inc., 納斯達(dá)克股票市場代碼:SNPS)日前宣布了一種集成化混合原型驗(yàn)證解決方案,它將Synopsys的Virtualizer虛擬原型驗(yàn)證和Synopsys基于FPGA的HAPS原型驗(yàn)證結(jié)合在一起,以加速系統(tǒng)級芯片(SoC)硬件和軟件的開發(fā)。通過對新設(shè)計的功能使用Virtualizer虛擬原型技術(shù)和對重用邏輯使用基于FPGA的HAPS原型技術(shù),設(shè)計師能夠?qū)⒃O(shè)計周期中軟件開發(fā)的起始時間提前多達(dá)12個月。 發(fā)表于:6/7/2012 Xilinx攜手科通啟動Zynq-7000 EPP全國6地巡回專題研討會 自賽靈思Zynq?-7000 EPP系列平臺發(fā)布以來,其強(qiáng)大靈活的處理能力便受到廣大嵌入式工程師的矚目,為了早日將這一創(chuàng)新產(chǎn)品引入本土設(shè)計,科通集團(tuán)現(xiàn)正式宣布聯(lián)手All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)聯(lián)合宣布將在全國六大城市舉辦“2012年賽靈思&科通全球首款可擴(kuò)展處理平臺—Zynq?-7000系列專題研討會”。6月19日該研討會將從武漢拉開帷幕, 之后覆蓋上海、北京、成都、深圳、廣州。 發(fā)表于:6/7/2012 萊迪思發(fā)運(yùn)首批低成本、低功耗LatticeECP4 FPGA樣片 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布已經(jīng)開始發(fā)運(yùn)其下一代LatticeECP4?FPGA系列的密度最大的器件至部分客戶。新的LatticeECP4 FPGA系列提供了多種200K LUT以下的低成本,低功耗的中檔器件,具有高性能的創(chuàng)新,如低成本封裝的6G SERDES,功能強(qiáng)大的DSP塊和內(nèi)置的基于硬IP的通信模塊。 發(fā)表于:6/6/2012 ?…279280281282283284285286287288…?