《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > FPGA設計經驗之邊沿檢測
FPGA設計經驗之邊沿檢測
摘要: 在一個時鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發送端是在同步時鐘(1MHz)的上升沿輸出數據,在接收端在同步時鐘的下降沿對輸入數據進行接收采樣。在這個接收電路里檢測同步時鐘的下降沿是必不可少的。假設主時鐘-clk,同步時鐘-rck,同步數據-data。
關鍵詞: FPGA 邊沿檢測
Abstract:
Key words :

  在同步電路設計中,邊沿檢測是必不可少的!

  例如:在一個時鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發送端是在同步時鐘(1MHz)的上升沿輸出數據,在接收端在同步時鐘的下降沿對輸入數據進行接收采樣。在這個接收電路里檢測同步時鐘的下降沿是必不可少的。假設主時鐘-clk,同步時鐘-rck,同步數據-data。

  有些人在邊沿檢測的時候就喜歡這樣做:

       

  但是大家忽略了一種情況,就是clk與rck之間比沒有必然的同步關系,當rck的下降沿剛好略滯后于clk的上升沿(大概幾個ns),這樣就會使高電平 保持時間不足,就會發現在本時鐘上升沿時還是rck_dly=‘1’ and rck=‘1’,而在下一個時鐘的上升沿來的時候,就會出現rck_dly=‘0’ and rck=‘0’,所以就不會有rck_dly=‘1’ and rck=‘0’的情況出現!! 從而導致丟失數據。

  如果用下面的方法就可以避免上面的情況,并且可以做到正確無誤地接收數據:

      

  至于以上電路為什么就可以克服上面出現的情況,就留給大家分析了。

  不得不承認后一種方法所耗的資源要比前一種方法多(一個觸發器),但是就可以大大提高可靠性,這絕對是物有所值!!

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 亚洲av无码久久忘忧草| 公车校花小柔h| 另类图片亚洲校园小说区| 91在线亚洲精品专区| 好爽好紧好多水| 三级在线看中文字幕完整版| 日本不卡高字幕在线2019| 久热这里有精品| 欧洲一区二区三区在线观看| 亚洲欧美国产精品久久久| 玄兵chinesemoney| 免费网站看av片| 精精国产xxxx视频在线播放| 国产一区二区三区亚洲综合| 韩国理伦片在线观看手机版| 国产欧美精品一区二区三区-老狼 国产欧美精品一区二区三区四区 国产欧美精品一区二区三区四区 国产欧美精品一区二区色综合 | 亚洲精品无码久久毛片| 精品国产柚木在线观看| 国产一区二区不卡| 趴在墙上揉捏翘臀求饶h| 国产成人www| 国产在线视频你懂的| 国产真实乱了全集磁力| 在线观看xxx| 国产精品理论片在线观看| 91精品啪在线观看国产91九色| 天堂а√8在线最新版在线| www.毛片在线观看| 小受被多男摁住—灌浓精| 七次郎在线视频观看精品| 720lu国产刺激在线观看| 无码a级毛片日韩精品| 久久久久久国产精品美女| 日本在线视频一区二区| 久久国产精品久久久久久| 日本阿v视频在线观看| 久久精品亚洲欧美va| 日韩中文字幕亚洲无线码| 久久男人资源站| 日韩a级毛片免费观看| 久久婷婷人人澡人人爱91|