《電子技術應用》
您所在的位置:首頁 > 電源技術 > 設計應用 > 基于芯片封裝的微系統模塊PDN設計優化
基于芯片封裝的微系統模塊PDN設計優化
2023年電子技術應用第2期
袁金煥,王艷玲,殷麗麗,楊巧
西安微電子技術研究所,陜西 西安710054
摘要: 隨著IC芯片的供電電源趨向低電壓以及大電流,基于2.5D硅通孔技術(Through-Silicon-Via,TSV)、倒扣焊、高溫共燒陶瓷(High Temperature Co-fired Ceramics,HTCC)、3D堆疊等的微系統模塊的電源分配系統(Power Delivery Network,PDN)的設計越來越重要。芯片電流經過PDN互連產生輸出噪聲,這些互連必須提供一個較優低阻抗的信號返回路徑,保持芯片焊盤間恒定的供電電壓且維持在一個很小的容差范圍內,通常在5%以內。基于芯片封裝系統(Chip Package System, CPS),結合TSV硅基板、HTCC管殼、PCB三級協同對微系統模塊PDN提出設計及優化方法,從直流設計、交流阻抗設計分別進行闡述,并運用芯片電源模型 (Chip Power Model, CPM),結合時域分析實現了電源紋波PDN低阻抗設計。
關鍵詞: TSV HTCC 微系統 PDN 封裝
中圖分類號:TN402
文獻標志碼:A
DOI: 10.16157/j.issn.0258-7998.223036
中文引用格式: 袁金煥,王艷玲,殷麗麗,等. 基于芯片封裝的微系統模塊PDN設計優化[J]. 電子技術應用,2023,49(2):32-38.
英文引用格式: Yuan Jinhuan,Wang Yanling,Yin Lili,et al. PDN design optimization of micro-system based on package[J]. Application of Electronic Technique,2023,49(2):32-38.
PDN design optimization of micro-system based on package
Yuan Jinhuan,Wang Yanling,Yin Lili,Yang Qiao
Xi′an Microelectronics Technology Institute, Xi′an 710054,China
Abstract: As the power supply of IC chips tends to be low-voltage and high-current, the design of the Power Delivery Network(PDN) of the micro-system module is becoming more and more important, based on 2.5D Through-Silicon-Via(TSV), inverted solder, High Temperature Co-fired Ceramics(HTCC),3D stacking, etc. Chip currents generate output noise through PDN interconnects, which must provide a better signal return path with low-impedance to keep the supply voltage between chip pads constant within a small tolerance range, usually 5% or less. Based on Chip Package System(CPS), the paper proposes a design and optimization method for the micro-system module PDN based on the three-level synergy of TSV silicon substrate, HTCC cases and PCB. This paper expounds the DC design and AC impedance design respectively, and using the Chip Power Model(CPM) combined with the time domain analysis, realizes the low impedance design of the power ripple on PDN.
Key words : TSV;HTCC;micro-system;PDN;package

0 引言

    隨著微系統技術的快速發展,其設計復雜程度不斷提高。基于芯粒(Chiplet)的集成技術作為一種可以延續摩爾定律的解決方案,將傳統的系統級芯片劃分為多個單功能或多功能組合的“芯粒”,然后在一個封裝內通過基板互連成為一個完整的復雜功能芯片[3]。IC裸芯片管腳數目、基板上集成的裸芯片和無源元件越來越多,基板層數、布線密度、傳遞的信號頻率均迅速提升[4]。微系統性能提高使得電源完整性(Power Integrity,PI)和信號完整性(Signal Integrity,SI)問題日益突出,直接影響到性能和工作可靠性。一款微系統設計完成后,為了盡可能確保設計一版成功,版圖設計階段采取有效的控制措施,完整性仿真是必不可少的分析手段。必須提升設計分析技術來保障微系統設計的正確性,實現設計即所得[5]

    完整性分析包括由于互連、電源、器件等引起的所有信號質量及延時等問題,故重在分析無源互連通道、電源分配系統(Power Delivery Network,PDN)、器件性能等優化設計。由于芯片的開關速度提高和芯片功耗增加,在很大的高頻瞬態電流需求的情況下需要滿足PDN系統的噪聲需求,既困難又重要。發送芯片—信號通道—接收芯片是一個系統概念,芯片封裝設計需考慮系統級應用的影響[6-7]。封裝是芯片與PCB之間信息傳遞的橋梁,設計出高性價比的封裝是一個有挑戰性的工作[8]TSV硅基板和管殼要協同進行PI分析和優化;對于復雜的分部件均需要建模,并需要分析3D堆疊結構中如何更接近實際情況方可達到仿真精度的方法,進行針對性電源直流和交流分析,總結合格判定標準等。




本文詳細內容請下載:http://m.jysgc.com/resource/share/2000005165




作者信息:

袁金煥,王艷玲,殷麗麗,楊巧

(西安微電子技術研究所,陜西 西安710054)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 久久午夜电影网| 精品欧洲av无码一区二区三区| 99精品久久久中文字幕| xarthunter| bbbbwwbbbb搡bbbb| 67194成手机免费观看| 亚洲色图第一页| 麻豆久久婷婷综合五月国产| 被cao的合不拢腿的皇后| 适合男士深夜看的小说软件 | 久久99精品久久久久久不卡| 久久av无码精品人妻糸列| 一级爱爱片一级毛片-一毛| aaaaaa级特色特黄的毛片| 91精品久久久久久久久中文字幕 | 成人A级视频在线播放| 成人18免费网站在线观看| 婷婷色在线播放| 国产香港特级一级毛片| 国产黄色app| 国产超碰人人做人人爽av| 国产第一页屁屁影院| 国产乱码精品一区二区三区四川人 | 97色伦图片97综合影院| 女同性之间同床互摸视频| 一级毛片高清免费播放| 成人自拍视频网| 中文字幕在线一区| 成年美女黄网站色| 中文字幕丰满乱子伦无码专区 | 引诱亲女乱小说录目伦| 中国黄色免费网站| 成年女人免费观看视频| 中文字幕第9页萱萱影音先锋| 日本不卡中文字幕| 久久久久久久综合狠狠综合| 日本漂亮人妖megumi| 久久久久高潮毛片免费全部播放| 日本欧美特黄特色大片| 久久久夜间小视频| 日本一区二区三区在线视频观看免费 |