《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 通信與網(wǎng)絡(luò) > 設(shè)計應(yīng)用 > 基于CPLD/FPGA的CMI編碼設(shè)計與實現(xiàn)
基于CPLD/FPGA的CMI編碼設(shè)計與實現(xiàn)
摘要: CMI碼是傳號反轉(zhuǎn)碼的簡稱,它是一種應(yīng)用于PCM四次群和光纖傳輸系統(tǒng)中的常用線路碼型,具有碼變換設(shè)備簡單、有較多的電平躍變,含有豐富的定時信息,便于時鐘提取,有一定的糾錯能力等優(yōu)點。在高次脈沖編碼調(diào)制終端設(shè)備中廣泛應(yīng)用作接口碼型,在速率低于8 448 Kb/s的光纖數(shù)字傳輸系統(tǒng)中也被建議作為線路傳輸碼型。
關(guān)鍵詞: CPLD FPGA CMI編碼
Abstract:
Key words :

0 引言

CMI碼是傳號反轉(zhuǎn)碼的簡稱,它是一種應(yīng)用于PCM四次群和光纖傳輸系統(tǒng)中的常用線路碼型,具有碼變換設(shè)備簡單、有較多的電平躍變,含有豐富的定時信息,便于時鐘提取,有一定的糾錯能力等優(yōu)點。
在高次脈沖編碼調(diào)制終端設(shè)備中廣泛應(yīng)用作接口碼型,在速率低于8 448 Kb/s的光纖數(shù)字傳輸系統(tǒng)中也被建議作為線路傳輸碼型。

本文針對光纖通信傳輸碼型的要求和CMI碼的編碼原理,介紹了一種以EPM系列7064芯片為硬件平臺,以Max+PlusⅡ為軟件平臺,以VHDL為開發(fā)工具,適合于CPLD實現(xiàn)的CMI編碼器的設(shè)計方案。

1 CMI碼的編碼規(guī)則

CMI編碼規(guī)則如表1所示。

在CMI編碼中,輸入碼字0直接輸出01碼型,較為簡單。對于輸入為1的碼字,其輸出CMI碼字存在兩種結(jié)果OO或11碼,因而對輸入1的狀態(tài)必須記憶。同時,編碼后的速率增加一倍。

2 CMI編碼器的建模與實現(xiàn)

首先在原始時鐘MUX_Clk的上升沿進(jìn)行翻轉(zhuǎn)得到二分頻時鐘Clk,周期為原始時鐘的2倍。
然后產(chǎn)生偽隨機(jī)序列,由3個D觸發(fā)器產(chǎn)生7位偽隨機(jī)序列,序列產(chǎn)生原理如圖1所示。


任何一個D觸發(fā)器的輸出都可以作為要產(chǎn)生的m序列,則序列以7為周期循環(huán)出現(xiàn),在3個D觸發(fā)器輸出都為0時,語句m_buffer(2)<=(m_bu-ffer(1)xor m_buffer(O))Or((not m_buffer(2))and(not m_buffer(1))and(not m_buffer(O))),可以使第一個D觸發(fā)器在Clk上升沿到來時輸出為1,從而避免陷入“000"的死循環(huán)。

最后為“O”碼、“1”碼的編碼:
“O”編碼的實現(xiàn):在原始時鐘信號的下降沿對m序列進(jìn)行檢測,當(dāng)其值為“0”時,將原始信號的二分頻后的信號求非賦值給編碼輸出,即可實現(xiàn)對“O”進(jìn)行“01”編碼。

“1”編碼的實現(xiàn):在原始時鐘信號的二分頻信號的上升沿對m序列進(jìn)行檢測,如果其值為“1”,用表達(dá)式statel<=statel X0R m_buff(O)對“1”的奇偶進(jìn)行記錄;在原始時鐘的下降沿,將statel的值賦給編碼輸出即可實現(xiàn)對“1”的“00”,“11”交替編碼。

其中:m_test:產(chǎn)生的m序列;
MUX_DT:CMI編碼輸出;
MUX_CLK:原始時鐘。

3 仿真結(jié)果

在Max+PlusⅡ平臺下對CMI編碼進(jìn)行編譯和仿真,最后得到CMI編碼仿真結(jié)果。圖2是CMI碼編碼波形圖。


在時鐘MUX_CLK驅(qū)動下工作,m_test是產(chǎn)生的m序列1011100,MUX_的DT為CMI編碼輸出,可以看到,編碼為11010011000101,有一定延時,但編碼完全正確。

4 結(jié)語

該 設(shè)計詳細(xì)介紹了基于CPLD的CMI編碼的實現(xiàn)方法。提出利用原始信號的二分頻后的信號求非賦值給編碼輸出,得到“0”的編碼,利用緩存對“1”的個數(shù)進(jìn) 行記錄,而對“1”進(jìn)行編碼的編程思路,利用VHDL進(jìn)行程序設(shè)計實現(xiàn),在Max+PlusⅡ平臺下對設(shè)計結(jié)果進(jìn)行仿真,結(jié)果完全正確。
實踐表 明,運(yùn)用CPLD實現(xiàn)CMI編碼具有軟件開發(fā)周期短、成本低、執(zhí)行速度高、實時性強(qiáng)、升級方便等特點,而且可以把該電路和其他功能電路集成在同一塊 CPLD/FPGA中,減少了外接元件的數(shù)目,提高了集成度,而且有很大的編程靈活性,很強(qiáng)的移植性,因此有很好的應(yīng)用前景。
 

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 免费一级毛片在播放视频| 国产午夜精品一区二区三区不卡| xxxx日本视频| 扒开粉嫩的小缝喷出水视频| 久久综合给合久久狠狠狠97色| 欧美性生活视频免费| 亚洲精品自在在线观看| 篠田优在线播放| 又粗又长又色又爽视频| 边吃奶边摸下我好爽视频免费| 国产欧美日韩一区二区加勒比 | 香蕉视频免费看| 国产欧美综合一区二区三区| 2019国产情侣| 国产综合久久久久| 97久久精品国产成人影院| 天堂岛在线免费看电影| yellow字幕网在线zmzz91| 性欧美午夜高清在线观看| 中文字幕三级久久久久久| 无码人妻一区二区三区在线| 久久午夜无码免费| 日韩中文字幕在线| 久久精品麻豆日日躁夜夜躁| 最近最新2019中文字幕4| 亚洲av无码不卡在线播放| 欧美三级在线观看黄| 亚洲国产成人无码av在线影院 | 最近最新中文字幕完整版免费高清 | 18岁日韩内射颜射午夜久久成人| 国产高清中文手机在线观看| 99re热这里只有精品视频| 在线播放国产一区二区三区 | 直播视频区国产| 国产精品免费一级在线观看| 18禁男女无遮挡啪啪网站| 国产精品特黄毛片| 永久看日本大片免费35分钟| 国产精品毛片在线完整版| 最近中文字幕更新8| 国产精品久久久久国产精品|