《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA的八位RISC CPU的設計
基于FPGA的八位RISC CPU的設計
摘要: 從CPU的總體結構到局部功能的實現采用了自頂向下的設計方法和模塊化的設計思想,利用Xilinx公司的Spartan II系列FPGA,設計實現了八位CPU軟核。在FPGA內部不僅實現了CPU必需的算術邏輯器、寄存器堆、指令緩沖、跳轉計數、指令集,而且針對FPGA內部的結構特點對設計進行了地址和數據的優化。
關鍵詞: FPGA RISC Verilog
Abstract:
Key words :

  1  引 言

  隨著數字通信和工業控制領域的高速發展,要求專用集成電路(ASIC)的功能越來越強,功耗越來越低,生產周期越來越短,這些都對芯片設計提出了巨大的挑戰,傳統的芯片設計方法已經不能適應復雜的應用需求了。SoC(System on a Chip)以其高集成度,低功耗等優點越來越受歡迎。開發人員不必從單個邏輯門開始去設計ASIC,而是應用己有IC芯片的功能模塊,稱為核(core),或知識產權(IP)宏單元進行快速設計,效率大為提高。CPU 的IP核是SoC技術的核心,開發出具有自主知識產權的CPU IP核對我國在電子技術方面跟上世界先進的步伐,提高信息產業在世界上的核心竟爭力有重大意義。

  精簡指令集計算機RISC(Reduced Instruction Set Computer)是針對復雜指令集計算機CISC(Complex Instruction Set Computer)提出的,具備如下特征1)一個有限的簡單的指令集; 2)強調寄存器的使用或CPU配備大量的能用的寄存器;3)強調對指令流水線的使用。

  2  CPU IP核的組成

  盡管各種CPU的性能指標和結構細節不同,但所要完成的基本功能相同,從整體上可分為八個基本的部件:時鐘發生器、指令寄存器、累加器、RISC CPU算術邏輯運算單元、數據控制器、狀態控制器、程序控制器、程序計數器、地址多路器。狀態控制器負責控制每一個部件之間的相互操作關系,具體的結構和邏輯關系如圖1所示。

  時鐘發生器利用外部時鐘信號,經過分頻生成一系列時鐘信號給CPU中的各個部件使用。為了保證分頻后信號的跳變性能,在設計中采用了同步狀態機的方法。

  指令寄存器在觸發時鐘clk1的正跳變觸發下,將數據總線送來的指令存入寄存器中。數據總線分時復用傳遞數據和指令,由狀態控制器的load_ir信號負責判別。load_ir信號通過使能信號ena口線輸入到指令寄存器。復位后,指令寄存器被清為零。每條指令為兩個字節16位,高3位是操作碼,低13位是地址線。CPU的地址總線為是13位,位尋址空間為8K 字節。本設計的數據總線是8位,每條指令取兩次,每次由變量state控制。

  累加器用于存放當前的運算結果,是雙目運算中的一個數據來源。復位后,累加器的值為零。當累加器通過使能信號ena 口線收到來自CPU狀態控制器load_acc 信號后,在clk1時鐘正跳沿時就接收來自數據總線的數據。

 CPU結構圖

  圖1  CPU結構圖                

  算術邏輯運算單元根據輸入的不同的操作碼分別實現相應的加、與、異或、跳轉等基本運算。

  數據控制器其作用是控制累加器的數據輸出,由于數據總線是各種操作傳送數據的公共通道,分時復用,有時傳輸指令,有時要傳送數據。其余時候,數據總線應呈高阻態,以允許其他部件使用。所以,任何部件向總線上輸出數據時,都需要一個控制信號的,而此控制信號的啟、停則由CPU狀態控制器輸出的各信號控制決定。控制信號datactl_ena決定何時輸出累加器中的數據。

  地址多路器用于輸出的地址是PC(程序計數器)地址還是數據/端口地址。每個指令周期的前4個時鐘周期用于從ROM中讀取指令,輸出的應是PC地址,后4個時鐘周期用于對RAM或端口的讀寫,該地址由指令給出,地址的選擇輸出信號由時鐘信號的8分頻信號fecth提供。

  程序計數器用于提供指令地址,以便讀取指令,指令按地址順序存放在存儲器中,有兩種途徑可形成指令地址,一是順序執行程序的情況,二是執行JMP指令后,獲得新的指令地址。

  狀態機控制器接受復位信號RST,當RST有效時,能通過信號ena使其為0 ,輸入到狀態機中以停止狀態機的工作。狀態機是CPU 的控制核心,用于產生一系列的控制信號,啟動或停止某些部件,CPU何時進行讀指令來讀寫I/O端口及RAM區等操作,都是由狀態機來控制的。狀態機的當前狀態,由變量state記錄,state的值就是當前這個指令周期中已經過的時鐘數。指令周期是由8 個時鐘組成,每個時鐘都要完成固定的操作。

  3  系統時序

  RISC CPU的復位和啟動操作是通過rst引腳的信號觸發執行的,當rst信號一進入高電平,RISC CPU就會結束現行操作,并且只要rst停留在高電平狀態,CPU就維持在復位狀態,CPU各狀態寄存器都設為無效狀態。當信號rst回到低電平,接著到來的第一個fetch 上升沿將啟動RISC CPU開始工作,從ROM的000處的開始讀取指令并 執行相應的操作。

 

  讀指令時序,每個指令的前3個時鐘周期用于讀指令,4~6周期讀信號rd有效,第7 個周期讀信號無效,第8個周期地址總線輸出PC地址,為下一個指令作準備。

  寫指令時序,每個指令的第3.5個時鐘周期建立寫地址,第四個周期輸出數據,第5個時鐘周期輸出寫信號,第6個時鐘結束,第7.5個時鐘周期輸出為PC地址,為下個指令做準備。

  如圖2 所示,這是ModelSim SE6.0進行波形仿真的結果。

  4  微處理器指令

  數據處理指令:數據處理指令完成寄存器中數據的算術和邏輯操作,其他指令只是傳送數據和控制程序執行的順序.因此,數據處理指令是唯一可以修改數據值的指令,數據處理指令一般需兩個源操作數,產生單個結果.所有的操作數都是8位寬,或者來自寄存器,或者來自指令中定義的立即數.每一個源操作數寄存器和結果寄存器都在指令中獨立的指定。

 讀寫指令時序

  圖2  讀寫指令時序

  數據傳送和控制轉移類指令:共有17條,不包括按布爾變量控制程序轉移的指令。其中有全存儲空間的長調用、長轉移和按2KB分塊的程序空間內的絕對調用和絕對轉移;全空間的長度相對

 

 

轉移及一頁范圍內的短相對轉移;還有條件轉移指令。這類指令用到的助記符有ACALL, AJMP, LCALL, LJMP, SJMP, M, JZ, JNZ, ONE,DJNZ。控制轉移類指令主要用來修改1x指針從而達到對程序流的控制,所用到的寄存器主要有sp, pc, ir等寄存器。

  指令由操作碼和操作數組成,取指令電路的目的就是把指令碼和操作數分開。組成電路由如圖3所示。取指令電路由程序指針,程序指針解析模塊、ROM, IR(指令寄存器),控制器狀態寄存器組成。取指令指令的過程如下:PC指針的值經過pc_mux模塊賦值,把ROM中的指令取出來,送到指令寄存器的數據輸入口。指令寄存器受狀態寄存器的控制,當取指令信號有效時,ROM中的指令碼被保存在指令寄存器中,然后經控制器譯碼,產生控制信號,對PC指針的增量加以控制取出下一條指令。

取指令電路

  圖3 取指令電路

 

  5  匯編

  匯編程序是為了調試軟核而開發的,手工編寫機器碼很容易出錯并且工作量很大。在調試過程中修改指令集時,匯編程序也要作相應的修改。所以要求編譯器的結構簡單性能可靠,在程序中必要的地方可以用堆疊代碼方法實現,不必考慮編程技巧和匯編器效率問題。匯編程序用于測試RISC CPU的基本指令集,如果CPU的各條指令執行正確,停止在HLT指令處。如果程序在其它地址暫停運行,則有一個指令出錯。程序中,@符號后的十六進制表示存儲器的地址,每行的//后表示注釋。下面是一小段程序代碼,編譯好的匯編機器代碼裝入虛擬ROM,要參加運算的數據裝入虛擬RAM就可以開始進行仿真。

  機器碼                地址             匯編助記符                    注釋

  @00  //地址聲明

  101_11000       //00           BEGIN: LDA DATA_2

  0000_0001      

  011_11000       //02           AND DATA_3

  0000_0010

  100_11000       //04            XOR DATA_2

  0000_0001        001_00000       //06            SKZ

  0000_0000      

  000_00000       //08            HLT                           //AND does't work

  6  調試

  最基本的調試手段

 

是基于FPGA 廠商提供的開發和仿真環境,用硬件描述語言編寫TESTBENCH,構成一個最小運行環境。TESTBENCH產生對目標軟核的激勵,同時記錄軟核的輸出,和預期值進行比對,可以確定核的設計錯誤。這種方法的好處是實現容易,結果準確,但硬件描述語言編碼量較大。為了仿真結果的準確性,無論功能仿真還是時序仿真,仿真的步長都不能太小,結果導致整個系統仿真時間太長。本設計中先對RISC CPU的各個子模塊進行了分別綜合,檢查正確性,如果發現錯誤可以在較小的范圍內來檢查并驗證。子模塊綜合完畢后,把要綜合的RISC CPU的模塊與外圍器件以及測試模塊分離出來組成一個大模塊,綜合后的的RISC CPU模塊如圖4所示,這是Xilinx ISE7.1 所綜合生成的技術原理圖。

  綜合的結果只是通用的門級網表,只是一些與、或、非門的邏輯關系,和芯片實際的配置情況還有差距。此時應該使用FPGA/CPLD廠商提供的實現與布局布線工具,根據所選芯片的型號,進行芯片內部功能單元的實際連接與映射。這種實現與布局布線工具一般要選用所選器件的生產商開發的工具,因為只有生產者最了解器件內部的結構,如在ISE的集成環境中完成實現與布局布線的工具是Flow Engine。
CPU技術原理圖
  圖4  CPU技術原理圖

  STA(Static Timing Analysis)靜態時序分析,完成FPGA設計時必須的一個步驟。在FPGA加約束、綜合、布局布線后,在ISE中可以運行Timing Analyzer生成詳細的時序報告,本設計中Minimum period: 12.032ns (Maximum Frequency: 83.112MHz),Minimum input arrival time before clock: 6.479ns,Maximum output required time after clock: 9.767ns。然后,設計人員檢查時序報告,根據工具的提示找出不滿足Setup/Hold time的路徑,以及不符合約束的路徑,進行修改保證數據能被正確的采樣。在后仿真中將布局布線的時延反標到設計中去,使仿真既包含門延時,又包含線延時信息。這種后仿真是最準確的仿真,能真實地反映芯片的實際工作情況。

  7   結 論

  復雜的RISC CPU設計是一個從抽象到具體的過程,本文根據FPGA的結構特點,圍繞在FPGA上設計實現八位微處理器軟核設計方法進行探討,研究了片上系統的設計方法和設計復用技術,并給出了指令集和其調試方法,提出了一種基于FPGA的微處理器的IP的設計方法。本文作者創新點是:根據Spartan II 的內部結構,在編碼階段實現了地址和數據的優化,實現階段對內部布局布線進行重新配置,設計實現的微處理器僅占用78個slices,1個Block RAM,在10萬門的芯片實現,占用6%的資源。

  參考文獻:

  [1] 夏宇聞.Verilog數字系統設計教程[M].北京: 北京航空航天大學出版社,2003. [2] 袁俊泉 孫敏琪 曹瑞 Verilog數字系統設計教程[M].西安: 西安電子科技大學出版社,2002.

  [3] J.Bhasjer 著 孫海平 等譯 Verilog HDL綜合實用教程[M].北京: 清華大學出版社,2004.

  [4] 楊厚俊 張公敬 張昆藏 編著  計算機系統結構---奔騰PC[M].北京: 科學出版社,2004.

  [5] 馮海濤 王永綱 石江濤 顏天信 王硯方. 基于FPGA的32位整數微處理器的設計與實現[J]. 小型微型計算機系統, 2005, 26(6): 1113-1117.

 

  [6] 王喆.八位CPU IP核的研究與設計[D].大連:大連理工大學,2005

  [7] http://www.xilinx-china.com/

  [8] 袁本榮 劉萬春 賈云得 朱玉文 用Verilog HDL進行FPGA設計的一些基本方法[J].微計算機信息,2004,20(6):93-95

 
此內容為AET網站原創,未經授權禁止轉載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
亚洲免费在线视频| 欧美国产精品日韩| 亚洲三级电影全部在线观看高清| 亚洲一线二线三线久久久| 亚洲精品久久久一区二区三区| 狠狠爱www人成狠狠爱综合网| 国产伦精品一区| 国产精品久久久久高潮| 欧美视频在线免费| 欧美日韩视频在线观看一区二区三区| 欧美电影在线免费观看网站| 欧美成人激情在线| 免费在线看一区| 欧美第一黄色网| 欧美搞黄网站| 欧美日本一道本在线视频| 欧美精品v日韩精品v韩国精品v | 日韩一区二区久久| 亚洲最快最全在线视频| 一本久道久久综合婷婷鲸鱼| 中文网丁香综合网| 亚洲宅男天堂在线观看无病毒| 亚洲综合成人在线| 欧美一区二区成人| 久久九九有精品国产23| 毛片一区二区三区| 欧美精品日韩精品| 欧美午夜电影网| 国产免费一区二区三区香蕉精| 国内精品视频666| 亚洲承认在线| 亚洲三级电影在线观看 | 香蕉av福利精品导航| 久久成人人人人精品欧| 久久频这里精品99香蕉| 男人的天堂亚洲在线| 欧美日韩另类视频| 国产精品免费观看视频| 国内免费精品永久在线视频| 亚洲国产小视频| 夜夜嗨av一区二区三区网站四季av| 国产精品99久久久久久久久| 午夜精品久久久久久久久久久久| 久久精品夜色噜噜亚洲a∨ | 一本色道久久综合一区| 亚洲欧美影音先锋| 久久久久这里只有精品| 欧美巨乳在线观看| 国产精品一区久久| 精品福利免费观看| 亚洲精品麻豆| 性久久久久久久久| 99re成人精品视频| 欧美在线观看一二区| 嫩草影视亚洲| 国产精品视频一二三| 一区免费在线| 中文高清一区| 亚洲成色最大综合在线| 在线视频精品一区| 久久精品人人做人人爽电影蜜月| 欧美xart系列高清| 国产精品一区二区在线| 亚洲欧洲精品一区二区三区| 亚洲在线视频免费观看| 亚洲人成人99网站| 欧美影院成人| 欧美激情久久久| 国产偷久久久精品专区| 亚洲伦理中文字幕| 久久国产毛片| 亚洲欧美三级在线| 欧美激情区在线播放| 国产午夜亚洲精品理论片色戒| 亚洲三级国产| 亚洲福利久久| 欧美影院午夜播放| 欧美日韩免费观看一区=区三区| 国产主播一区二区三区四区| 日韩视频在线观看国产| 久久精品亚洲一区二区| 欧美亚洲在线| 欧美婷婷六月丁香综合色| 在线免费不卡视频| 午夜久久久久久久久久一区二区| 夜夜嗨av一区二区三区| 久久综合一区二区| 国产日韩av一区二区| 亚洲一级影院| 亚洲视频在线视频| 欧美精品福利| 精品动漫3d一区二区三区免费版 | 亚洲美女毛片| 久久亚洲一区二区三区四区| 国产精品一级久久久| 日韩午夜在线播放| 亚洲另类视频| 模特精品裸拍一区| 好吊色欧美一区二区三区四区| 亚洲欧美精品在线| 午夜久久资源| 国产精品高清网站| 在线视频欧美精品| 亚洲图片你懂的| 欧美激情1区| 亚洲第一毛片| 亚洲激情在线激情| 牛牛影视久久网| 精品999网站| 亚洲欧美日韩另类| 午夜伦欧美伦电影理论片| 欧美视频手机在线| 99re这里只有精品6| a4yy欧美一区二区三区| 欧美欧美在线| 亚洲精品免费观看| 一区二区久久| 欧美日韩一区二区三区在线看| 亚洲精品国精品久久99热| 日韩视频在线免费| 欧美日韩国产不卡| 99国产精品久久久| 亚洲一区二区久久| 国产精品美女久久久久av超清| 一区二区三区成人精品| 亚洲尤物影院| 国产精品拍天天在线| 亚洲欧美日本国产专区一区| 欧美一级欧美一级在线播放| 国产欧美日韩综合| 欧美在线播放一区| 久久综合久久综合九色| 今天的高清视频免费播放成人 | 午夜一级久久| 国产亚洲美州欧州综合国| 欧美在线网站| 欧美成人亚洲| 99www免费人成精品| 亚洲欧美日韩视频二区| 国产美女高潮久久白浆| 久久se精品一区二区| 美玉足脚交一区二区三区图片| 亚洲国产乱码最新视频| 在线综合视频| 国产欧美精品日韩| 久久精品久久综合| 欧美精品福利| 亚洲一区自拍| 久久亚洲视频| 亚洲毛片av在线| 欧美一区二区三区免费观看| 国产一区二三区| 亚洲另类在线视频| 国产精品久久久久三级| 久久国产日韩欧美| 欧美极品一区二区三区| 中文精品视频| 久久久久久综合网天天| 亚洲国产精品一区制服丝袜| 亚洲午夜在线| 国产一区91精品张津瑜| 亚洲精品乱码久久久久久按摩观| 国产精品v欧美精品v日本精品动漫| 午夜精品久久| 女人色偷偷aa久久天堂| 99精品视频一区| 久久久久久久国产| 亚洲精品一区中文| 久久国产高清| 亚洲精品久久久久久久久久久久 | 欧美日韩一区二区免费在线观看| 亚洲免费一在线| 牛牛精品成人免费视频| 亚洲天堂av电影| 蜜桃av久久久亚洲精品| 一区二区高清在线| 久久综合伊人| 亚洲在线观看视频网站| 欧美粗暴jizz性欧美20| 亚洲一区久久| 欧美成人四级电影| 亚洲欧美自拍偷拍| 欧美精品激情| 欧美一区二粉嫩精品国产一线天| 欧美国产先锋| 欧美中文字幕久久| 欧美午夜大胆人体| 亚洲欧洲中文日韩久久av乱码| 国产精品免费网站| 99在线观看免费视频精品观看| 国产午夜亚洲精品理论片色戒| 一本久久综合| 尤物精品在线| 欧美一区二区三区成人| 亚洲免费高清视频| 免费成人av| 久久福利电影| 国产精品资源| 亚洲自拍16p| 亚洲精品视频在线观看免费|