頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發展充滿信心。 最新資訊 創新 賦予Stratix 10超出想象的性能提升 創新,是Altera公司成功的因素之一,也是FPGA產品在多個領域備受關注的原因所在。就像Altera公司亞太區副總裁兼董事總經理Erhaan Shaikh所介紹的,微軟宣布將使用Altera的FPGA產品來實現Bing搜索引擎的加速;2014年Intel的開發者大會上,Intel表示使用FPGA的產品配合實現CPU的加速;IBM和Altera將在OpenCL方面進行合作;Altera與中國移動研究院共同發展下一代5G網絡,即5G-RAN…… 發表于:6/9/2015 【單片機到嵌入式】序列之5:你的代碼別人有耐心看么 好的代碼格式猶如男工程師看見美女,女工程師看見帥哥一樣,有種一見鐘情的感覺。但是事實上很多人不注重代碼的規范性,結果寫出來的代碼,沒有連自己都不想看第二遍,這是工程師的大忌。 發表于:6/6/2015 汽輪發電機組轉軸振動監測系統設計 設計了一種發電機組轉軸振動監測系統。電渦流變送器將振動信號轉換為電信號并傳送至系統硬件平臺。硬件平臺使用FPGA作為控制核心對電信號進行模數轉換、FIR濾波及溫度矯正,并通過USB 2.0接口傳輸至上位機。硬件平臺提供USB 2.0和RS-232兩種接口,分別用來傳輸數據和控制命令。上位機采用LabVIEW開發平臺,通用性強,通過VISA組件與硬件平臺USB 2.0接口和RS-232接口通信,獲取數據并控制硬件平臺,實現實時振動波形分析、頻域分析和軸心軌跡分析。系統可以進行遠程控制與發布,并能將數據存儲進SD卡及數據庫中。測試及分析結果顯示,整個系統運行良好、穩定、實時性強。 發表于:6/4/2015 基于FPGA的兩種誤碼儀實現方法設計 設計了一種基于EPF10KRC208-4的誤碼儀,該設計充分利用了FPGA強大的可編程能力和豐富的資源,以及軟件開發平臺Quartus Ⅱ的完備功能,具有體積小巧、攜帶方便、測量精確等優點。其核心部分分別采用了逐位比較法和移位寄存器法,并在仿真過程中設置了多種誤碼情況進行對比。最后,根據仿真結果分析了方案的可行性和兩種方法的優缺點。 發表于:6/2/2015 基于CPLD的多路可控脈沖發生器設計 針對伺服電機控制系統中的脈沖發送需求問題,提出了一種利用DDS技術,以單片機和CPLD為硬件基礎的脈沖輸出頻率、個數可控的脈沖發生器設計方案。利用Quartus II軟件進行了波形仿真并分析了結果。研究結果表明,采用該方案實現的脈沖發生器具有體積小、成本低和可靠性高等特點,而且該脈沖發生器控制簡單,輸出脈沖頻率控制精度高,滿足了伺服電機控制系統中的脈沖發送需求。 發表于:6/1/2015 FPGA面試寶典 這段時間去面試了幾家公司,發現比較大的公司相對于重視基礎問題。這里邊又有幾個問題特別的突出。他們是:同步時鐘設計、亞穩態、異步FIFO。可以說,這些個問題要是弄清楚了,就至少滿足了技術方面1/3的要求,另外的2/3是什么,我就說不清楚了。又有人發了競爭冒險毛刺的問題,不過,對于采用同步設計方法的系統,這些問題一般不會遇到。下面就談談我對這些問題的看法,要是你覺得看這些東西覺得類似一堆狗屎,那么恭喜你,你面試成功的機會增加了1/3;要是你你覺得阿,什么樣的牛人拉了一堆牛屎,那么不好意思,還是再去補補課把。這里推薦一本《數字設計——原理和實踐》(John F.Wakerly)的書,仔細看一遍吧。 發表于:5/29/2015 基于多DSP的遙感圖像實時壓縮系統設計 隨著遙感技術的發展,對高分辨率的遙感圖像實時壓縮的需求日益迫切。設計了高性能的圖像壓縮系統,由8片ADSP-TS201為核心處理器和2片FPGA組成,可提供高達28.8 GFLOPS的峰值浮點運算能力。 發表于:5/28/2015 隨鉆井下32位信號采集系統設計 為滿足近鉆頭電阻率系統測量的需要,設計了一種32位高精度信號采集系統。該系統以內置DSP運算單元的高性能、低功耗的信號處理芯片和FPGA為控制器,進行信號的采集控制。實現了近鉆頭電阻率測量信號的采集數據轉換功能。該系統采用的32位高精度信號采集芯片保證了信號采集的質量,并可穩定地工作在井下高溫環境中。 發表于:5/27/2015 AVS 3D實時解碼器在 FPGA/SoC平臺上的設計與實現 AVS(audio video coding standard)工作組針對3D視頻提出了雙目立體視頻編解碼方案。以AVS雙目拼接算法為核心,通過FPGA硬件加速模塊完成雙目立體ES流的語法元素解析,與SoC開發板Xilinx ZYNQ 7020協同工作,創新性地在FPGA/SoC協同平臺上實現了AVS 3D實時解碼器。 發表于:5/26/2015 LPC與LSF系數轉換的FPGA實現 首先根據切比雪夫多項式求根法對LPC系數到LSF系數轉換過程進行分析與推導,并給出了根據已知的LSF系數進行逆推求LPC系數迭代算法。然后,借助DDS算法原理實現查找表搜索求根,并在FPGA上實現了LSF系數到LPC系數轉換。最后,給出了結論和分析。 發表于:5/21/2015 ?…192193194195196197198199200201…?