頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發展充滿信心。 最新資訊 Altera和Eutecus公司為多通道D1分辨率視頻監控系統提供基于FPGA的視頻分析解決方案 進一步延續其在基于FPGA的視頻監控解決方案上的領先優勢,Altera公司(NASDAQ: ALTR)今天發布了面向監控系統數字視頻錄像機(DVR)和網絡視頻錄像機(NVR)的四通道標準清晰度(SD)視頻分析解決方案。與Eutecus公司聯合開發,Altera最新的視頻分析解決方案支持用戶使用一片FPGA同時分析四路D1 480p/30fps (每秒幀數)視頻通道。用戶可以在現有SD監控投入上迅速高效的增加功能,不需要購買集成了分析功能的新攝像機。 發表于:4/17/2012 基于FPGA的ARM圖像擴展顯示 ARM處理器在消費電子及儀器設備等領域得到了廣泛的應用,但是在很多情況下ARM系統的圖像分辨率支持偏低,通過使用FPGA實現圖像縮放器的功能來解決這個問題。采用雙線性插值算法將VGA格式的ARM9圖像信號的轉換為XGA格式圖像信號,完成對分辨率的擴展。仿真驗證證明,擴展后的圖像在顯示上取得了良好的效果。 發表于:4/17/2012 詳述USB IP核的設計及FPGA驗證 為了提高USBlP的可重用性,本USBIP核設計了總線適配器,經過簡單配置可以用于AMBAASB總線或WishBone總線結構的SoC中。此IP核進行了FPGA驗證。 發表于:4/16/2012 SoundWave音頻子系統常見問題與答案 DesignWare SoundWave音頻子系統是一個完整的、預先驗證過的音頻子系統解決方案,它集成了硬件、軟件及原型設計。硬件組件包括32位ARC音頻處理器、數字I2S和S/PDIF接口和模擬音頻編解碼器。軟件組件包括一個可無縫地植入主應用的、即時可用的軟件環境,以及一個可支持源自Dolby、DTS和SRSLabs的最新音頻標準的軟件音頻編解碼器的綜合庫。子系統還包括虛擬的和基于FPGA的原型,以加速軟件開發和對整個系統的驗證。SoundWave音頻子系統帶給設計師一個能夠方便地集成到SoC的、可配置的SoC現成可用的解決方案。 發表于:4/16/2012 Synopsys推出業界第一款完整的音頻IP子系統 全球領先的電子器件和系統設計、驗證和制造軟件及知識產權(IP)供應商新思科技公司(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:向市場推出其用于系統級芯片(SoC)設計的一套完整的、集成化硬件和軟件音頻IP子系統DesignWare®SoundWave Audio Subsystem。Synopsys的SoundWave音頻子系統完全可配置,并支持具有24位精度的從2.0到7.1聲道音頻流,以滿足諸如數字電視、機頂盒、藍光光盤播放機、便攜音頻設備及平板電腦等多樣化音頻應用的需求。 發表于:4/16/2012 StratixIVGT:100G開發方案 Altera公司的StratixIV40nmFPGA包括StratixIVE、StratixIVGX和StratixIVGT三個系列,具有最高的密度(680k邏輯單元(LE),22.4Mbits嵌入式存儲器和1360個18×18乘法器),較佳的性能以及最低的功耗,系統帶寬(8.5Gbps)的48個高速收發器,以及1067Mbps(533MHz)DDR3存儲器接口)達到了前所未有的水平,并具有較好的信號完整性,適合無線通信固網、軍事、廣播等其他最終市場中的高端數字應用。文章介紹了StratixIV 發表于:4/13/2012 基于FPGA和NiosII的MPEG-4視頻播放器 本系統在NiosII和FPGA構成的SOPC平臺上,使用NiosII的用戶自定義指令以硬件邏輯方式實現MPEG-4解碼中的IQ、IDCT、MC等計算復雜、高度耗時的功能模塊,極大地提高解碼速度。從而在以GPL協議發布的XviDCodec基礎上,實現SimpleProfile視覺框架下,L1級、QCIF(177×144分辨率)、25fps的MPEG-4實時解碼,并通過DMA方式在LCD上加以顯示。 發表于:4/12/2012 Lattice ispClock5400D六輸出時鐘分配解決方案 Lattice公司的ispClock5400D是用于時鐘分配的在系統可編程的超低抖動的零延遲通用扇出的緩沖器,集成了超低抖動時鐘源CleanClockPLL和FlexiClock輸出區塊,可編程差分輸出標準,單個使能控制:LVDS,LVPECL,HSTL,SSTL,HCSL,MLVDS.主要用在SERDES的低成本時鐘源,ATCA,MicroTCA,AMC,PCIExpress以及差分時鐘分配等.本文介紹了ispClock5400D系列主要特性,功能方框圖,以及ispClock5400D評估板主要特性,電路圖和材料清單(BOM). 發表于:4/12/2012 意法半導體(ST)關于仲裁裁決的聲明 意法半導體(STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)宣布,2012年4月5日,意法半導體被根據國際商會(“ICC”)仲裁規則成立的仲裁庭裁定向恩智浦(荷蘭)半導體有限公司("NXP")支付約5900萬美元。 發表于:4/12/2012 純晶圓代工廠商可以寄望2012年實現兩位數增長 據IHS iSuppli公司的半導體制造與供應市場追蹤報告,盡管面臨諸多挑戰,但iPad和iPhone等暢銷平板電腦及智能手機中的芯片含量增加,以及新型超薄Ultrabook的出現,將提高今年全球半導體代工產業的增長速度。 發表于:4/11/2012 ?…293294295296297298299300301302…?