頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發展充滿信心。 最新資訊 Synopsys推出最新版Synplify FPGA綜合軟件 提供新的高可靠性功能并提高基于FPGA原型驗證的效能 全球領先的電子器件和系統設計、驗證和制造軟件及知識產權(IP)供應商新思科技公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前宣布:推出其最新版的Synplify Pro® 和Synplify® Premier現場可編程門陣列(FPGA)綜合工具。Synplify 2012.03產品包括改進的綜合算法,它將運行時間提速最高達30%。此外,Synplify Premier軟件通過一種新的容錯并繼續功能而得到增強,以滿足FPGA設計師對快速周轉時間的需求;該軟件能使設計師在最后的硬件描述語言(HDL)編譯環節生成一份報告,并修正所有源自丟失或不正確設計定義的錯誤,而不是逐一修改每個錯誤并重新運行編譯步驟;這種功能力對那些可能對HDL代碼不熟悉的SoC原型設計師至關重要。此外,通過采用一個先進的功能組合,新的Synplify Premier軟件版本進一步推進在一個FPGA設計中自動化建立高可靠性和故障容忍流程,這些先進功能包括可選擇性的三重模組化冗余(TMR)、故障容忍和錯誤修正碼(ECC)存儲器和用于檢測和修正軟錯誤的Hamming-3編碼。 發表于:4/11/2012 全方位解析Qsys系統集成工具——幫您解決三大尖銳問題 在采用FPGA進行設計時,您的設計團隊規模是不是越來越大?您是否花費很多時間來嘗試重新使用其他人的設計?您是否花費大量的時間來進行驗證?如果是,那您一定要集中精力,接下來Altera亞太區產品市場經理謝曉東將介紹Altera如何幫助您解決這三個尖銳問題。 發表于:4/11/2012 Altera的FPGA OpenCL計劃大幅度縮短了早期試用客戶的開發時間 Altera公司今天宣布,goHDR作為FPGA OpenCL計劃的早期試用客戶,通過Altera的FPGA OpenCL計劃,大幅度縮短了開發時間,顯著提高了性能。與Altera密切合作,goHDR將其專用C代碼導入到OpenCL標準中,不到一星期的時間便在FPGA中實現了這些代碼——使用傳統的HDL流程,這一過程一般需要3到6個月的時間。 發表于:4/11/2012 Microsemi發布用于工業和醫療LCD顯示器的 SmartFusion cSoC參考設計 致力于提供幫助功率管理、安全、可靠與高性能半導體技術產品的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣布提供基于SmartFusion®可定制系統級芯片(customizable system-on-chip,cSoC) 的工業和醫療應用LCD顯示器參考設計。靈活的cSoC架構使得產品開發人員能夠支持種類繁多的LCD面板配置選項,而且能夠以具有成本效益的遠程方式改變LCD驅動器功能,支持產品升級。此外,新平臺支持開放式圖形庫安全關鍵性應用版本(Open Graphic Library Safety Critical,OpenGL SC),這是開發安全關鍵性嵌入式顯示系統的相關行業標準。 發表于:4/11/2012 Cadence 低功耗、高端節點數字技術應用于SMIC 40納米參考流程 全球電子設計創新領先企業 Cadence 設計系統公司 (NASDAQ: CDNS)今天宣布,全球領先的晶圓廠之一中國中芯國際集成電路制造有限公司(SMIC)推出一款采用 Cadence Encounter 數字技術和 SMIC 40納米生產工藝的低功耗、高端工藝節點 IC 設計參考流程。該參考流程為設計團隊進行復雜 SoC 設計提供了一個可預測的快速解決方案,可應用于類型廣泛的低功耗產品,包括諸如平板電腦和智能手機等最新消費電子產品。 發表于:4/10/2012 Altera CycloneIV GX系列FPGA開發方案 Altera公司的CycloneIV系列FPGA包括兩個系列:CycloneIVE和CycloneIVGX,具有低成本、低功耗的FPGA架構,6K到150K的邏輯單元,高達6.3Mb的嵌入式存儲器,小于1.5W的總功耗;CycloneIVGX器件提供高達八個3.125Gbps高速收發器,用于大批量,成本敏感的應用如無線、有線、廣播、工業,用戶以及通信等行業.本文介紹了CycloneIV器件系列主要特性,收發器通道框圖以及CycloneIVGXFPGA開發套件主要特性,框圖,電路圖和材料 發表于:4/10/2012 Microsemi SmartFusionc SoC雙馬達控制解決方案 Microsemi公司的SmartFusion雙馬達控制套件包括SmartFusion評估板和與之配對的TRINAMIC公司的TMCM-AC-840子板,能為步進馬達和無刷DC馬達(BLDC)提供定制化片上系統(cSoC)馬達控制平臺,而SmartFusioncSoC器件集成了FPGA,ARM®Cortex-M3處理器,以及可編程的模擬,提供完全定制的IP保護和容易使用;此外還集成了SRAM存儲器和SPI閃存.本文介紹了SmartFusioncSoC主要特性,方框圖和系統架構圖,BLDC和步進馬達演示設計基本框圖以 發表于:4/10/2012 基于FPGA的NoC硬件系統設計 設計了基于FPGA的片上網絡系統硬件平臺。系統由大容量的FPGA、存儲器、高速A/D與D/A、通信接口和一個擴展的ARM9系統組成。完成了集高速數字信號處理、視頻編解碼和網絡傳輸功能與一體的多核系統設計。針對典型的3×3 2D Mesh結構的NoC系統應用進行了探討,闡述了NoC系統設計過程中的關鍵技術,并使用SigXplorer軟件對系統的信號完整性解決方案進行了PCB的反射與串擾仿真。 發表于:4/9/2012 單片機+FPGA實現家居遙控 引言人們生活中的家用電器種類日益增多,遙控器的種類也隨之增加,不同種類的遙控器之間一般不能相互替代,這給人們的生活帶來諸多不便。各類遙控器功能大致相同,大多都有數字鍵、啟動停止鍵、前進鍵、 發表于:4/9/2012 另一層設計考量——混合技術降低動態功耗 隨著行動裝置成為市場主流,以及不斷攀升的能源成本和環保意識的提高,功耗(power consumption)已成為設計人員最關心的議題。功耗大抵可分為兩部分,其一是靜態(static)或漏電(leakage)功耗,當元件處于待機狀態時該情況自然會產生;其二是動態功耗(dynamic power),指的是元件切換過程中所產生的功率消耗。就降低功耗而言,兩者都是設計上重要的議題;而這份報告主要是探討動態功耗及如何改善其相關的度量(metric)。 發表于:4/9/2012 ?…294295296297298299300301302303…?