《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于ADF4351和FPGA的合成頻率源的設計
基于ADF4351和FPGA的合成頻率源的設計
2017年電子技術應用第10期
王 晗,程 誠,施嘉儒
清華大學 工程物理系,北京100086
摘要: 以數字鎖相環ADF4351和Xilinx公司的Spartan-6系FPGA為主要元件設計了一個合成頻率源。重點討論了ADF4351的工作原理、兩者之間的SPI通信過程、電路板的設計過程,并給出了關鍵的控制代碼和性能測試結果。該頻率源具有結構簡單、成本低廉、代碼占用資源少、易于維護和升級等特點,在100~700 MHz的寬頻范圍內可輸出SFDR為40 dB左右的穩定波形。
中圖分類號: TN454
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.171271
中文引用格式: 王晗,程誠,施嘉儒. 基于ADF4351和FPGA的合成頻率源的設計[J].電子技術應用,2017,43(10):34-38,43.
英文引用格式: Wang Han,Cheng Cheng,Shi Jiaru. Design of a frequency synthesizer based on ADF4351 and FPGA[J].Application of Electronic Technique,2017,43(10):34-38,43.
Design of a frequency synthesizer based on ADF4351 and FPGA
Wang Han,Cheng Cheng,Shi Jiaru
Tsinghua University,Department of Engineering Physics,Beijing 100086,China
Abstract: Frequency synthesizers are indispensable parts of a RF(Radio Frequency) system. This paper makes a study of how to design a frequency synthesizer by using a digital PLL(Phase-locked Loops) ADF4351 and a Spartan-6 FPGA(Field Programmable Gate Array). This paper mainly discusses the principles of ADF4351, the SPI(Serial Peripheral Interface) communication between the two parts, and the design of the PCB(Printed Circuit Board),and also give key HDL(Hardware Description Language) codes and the result of its performance. The characteristics of this frequency synthesizer is low-cost, resource-saving, and easy to construct or upgrade. It has the best performance between 100 MHz and 700 MHz with SFDR(Spurious-free Dynamic Range) of around 40 dB.
Key words : PLL;FPGA;frequency synthesizer;ADF4351;SPI;HDL

0 引言

    合成頻率源的研究始于上世紀70年代初,它具有頻率穩定度高、頻譜純、相位噪聲低等優點[1],但由于技術難度高導致造價較為昂貴[2]。隨著集成VCO式的鎖相環芯片的出現,小型合成頻率源的設計成為可能。本文旨在以ADF4351和XC6SLX9為主要部件,以ADISimPLL和Xilinx ISE為輔助,設計一個簡便、低成本的合成頻率源。

1 鎖相環簡介

    鎖相環(Phase-locked Loops,PLL)是以鑒相器(Phase Frequency Detector, PFD)和壓控振蕩器(Voltage-controlled Oscillator,VCO)為核心、對輸入信號進行變頻的一種負反饋系統。最常見的結構如圖1[3]

wdz2-t1.gif

    圖中各信號之間的頻率關系為式(1):

     wdz2-gs1.gif

    其中N為整數分頻器的數值,P為預分頻器的數值,R為參考分頻器的數值。

    ADF4351是ADI公司制造的新款鎖相環,內置壓控振蕩器,頻率輸出頻率范圍為35~4 400 MHz,功率分為+5 dBm、+2 dBm、-1 dBm、-4 dBm四檔。

    該鎖相環的N計數器由3部分構成:16位的整數分頻比INT、12位的小數模數MOD,以及12位的小數分頻的分子FRAC,如圖2所示。因此輸出信號頻率與輸入信號頻率的關系為式(2):

    wdz2-gs2.gif

    式中的divider是輸出分頻器的值,可配置為1、2、4、8、16、32、64。

wdz2-t2.gif

    當FRAC被設置為0時,為整數分頻模式,輸出信號的分辨率是參考信號頻率fref的整數倍。當FRAC不為0時,則工作于小數分頻模式。

    在通信方面,ADF4351的片內寄存器由三線式串行外設接口(Serial Peripheral Interface,SPI)進行控制,無奇偶校驗。時序圖如圖3。

wdz2-t3.gif

    信號LE用于控制SPI通信的通斷。DATA為待寫入數據。CLK為時鐘信號,芯片在時鐘上升沿將DATA中的數值按最高有效位(Most Significant Bit,MSB)優先的方式逐位寫入移位寄存器,寄存器的地址由DATA的最后3位決定。

    ADF4351總共包含6個32位的寄存器,可以對各分頻器數值、輸出信號與輸入信號的相位差以及輸出信號功率等各項參數進行配置。

2 HDL代碼的設計

    為使鎖相環輸出所需信號,必須保證SPI通信正常進行。ADF4351的時序圖中提供了7個關鍵的時間參數t1~t7,經過整理如圖4。

wdz2-t4.gif

    圖中的6個信號均由FPFA產生。設計參數如表1。

wdz2-b1.gif

    HDL代碼使用Verilog語言編寫,由兩個模塊構成,一個用于生成SPI通訊所用的信號,另一個用于執行時序邏輯。其中關鍵信號代碼如下:

wdz2-b1-x1.gif

    編寫test fixture文件對HDL代碼執行映射后仿真,得到的時序波形如圖5。

wdz2-t5.gif

    其中rst為復位引腳,clk_clocked為時鐘鎖相指示引腳。圖中的關鍵信號sclk、LE、data_out已滿足表1所給出的時序約束。

    該代碼所占用的資源如圖6。

wdz2-t6.gif

    其中用于衡量FPGA性能指標的觸發器(Flip Flop,FF)和查找表(Look-Up Table,LUT)均只使用了1%,為代碼的維護和后續升級留下了足夠的余量。

3 電路設計

    實驗中使用的FPGA開發板是搭載了Xilinx Spartan-6系列芯片XC6SLX9的QF-DualAdcUsb-B,提供40個空閑引腳,可用于與其他設備進行通信。采用ADI公司提供的ADIsimPLL進行輔助設計,鑒相頻率設置為0.5 MHz,環路濾波器(7號引腳和20號引腳之間)采用無源三階濾波器以減小引入的噪聲,相角裕度設置為45°[4]。參考信號輸入端做成BNC接頭(29號引腳),SPI通信接口(1、2、3號引腳)引出后連接到6×2的接頭上,可通過排線與FPGA開發板相連。主信號輸出引腳RFOUTA+和RFOUTA-經過巴倫合并為單端輸出,輔助信號輸出引腳RFOUTB+和RFOUTB-未使用。最終的電路圖如圖7。

wdz2-t7.gif

    電路的輸入阻抗與輸出阻抗均設計為50 Ω,便于與示波器等儀器進行匹配。

4 系統功能驗證

    Datasheet中對ADF4351輸入信號的要求是壓擺率大于21 V/μs,正弦波或方波均可。本實驗中采用17.5 MHz、峰-峰值為3 V的正弦信號作為激勵源。

    根據輸出信號頻率的計算公式,鎖相環的5個重要參數分別為INT、FRAC、MOD、R和divider。以500  MHz的輸出為例,根據輸入信號頻率與所設計的鑒相頻率可計算出R分頻器的值為17.5 MHz/0.5 MHz=35,對應的二進制數為0b 100 011。該數值儲存在寄存器2的第23~14位,有效范圍為1~1 023,因此需將這10位的值配置為0b0 000 100 011。

    在單頻應用中,輸出頻率的分辨率不需要設置為鑒相頻率的小數倍,故可以采用整數N分頻模式,令FRAC=0。取divider=8,則:

    wdz2-gs3.gif

    INT的數值儲存在寄存器0的第30~15位,有效范圍為23~65 535。將此16位設為8 000所對應的二進制數0b1 111 101 000 000。

    同理可推出其他寄存器的數值,經整理如表2。

wdz2-b2.gif

    上電后將固件下載到FPGA中,啟動SPI通信,用萬用表檢測和示波器表筆對PCB板上的測試點進行檢查以確認ADF4351是否處于正常工作狀態。

    實際測得6個供電引腳的電壓均為+3.3 V。此外,已在寄存器2中將ADF4351的MUXOUT引腳的輸出設置為R分頻器的輸出,當鎖相環正常工作時,此引腳會輸出與鑒相頻率相同的窄脈沖信號。實際測得的波形如圖8。

wdz2-t8.gif

    該脈沖信號的頻率約為501.88 kHz,與鑒相頻率基本一致。

    由此可知FPGA與ADF4351之間的SPI通信已成功建立。進一步觀察鎖相環輸出引腳的信號,測得頻率為500 MHz的正弦波波形。其SFDR為:

    wdz2-gs4.gif

    參考輸入信號為 17.5 MHz,N=8 000,FRAC=0,MOD=2,divider=8時,鎖相環的輸出信號如圖9所示。

wdz2-t9.gif

    保持其他參數不變,通過修改N和divider的數值,分別得到了頻率為400 MHz如圖10(a)、600 MHz如圖10(b)、536 MHz如圖10(c)和700 MHz如圖10(d)的輸出信號,結果如圖10。

wdz2-t10.gif

    最終測得在所設計的環路濾波器參數下,當該頻率綜合器工作于100 MHz~700 MHz時,可獲得較為穩定的輸出波形。

5 結語

    本文介紹了一種基于鎖相環和FPGA的合成頻率源的設計方案,給出了時序分析、開發代碼、以及設計電路的基本思路。實驗測得該頻率源在100 MHz~700 MHz的范圍內可輸出SFDR約為40 dB的波形。該頻率源具有成本低、占用資源少、易于維護的特點,可通過擴展HDL代碼和添加后續模塊來執行數字信號處理。另一方面,由于SPI通信中沒有校驗機制,即該通信模式本身易受干擾,且FPGA輸出的時鐘信號噪聲較大,當工作于電磁干擾較強的場合時需做好電磁屏蔽工作,并且需要對時鐘信號進行整形處理。

參考文獻

[1] 李翔.基于ADF4351寬帶頻率合成器的頻率源設計與實現[J].科技展望,2014,11:112-114.

[2] 高樹廷,劉洪升.頻率源綜述[J].火控雷達技術,2004,33(1):43-46.

[3] DEVICE A.鎖相環常見問題解答[J].(2011)[201l-08-191].http://www.analog.com/static/imported-files/zh/faqs/faq-PIJL.pdf,2012.

[4] VCO E D L F,DIVIDER F.Fundamentals of Phase Locked Loops(PLLs)[J].

[5] 陳厚來,吳志明,羅鳳武.基于Verilog HDL數字電位器ADN2850的串口控制[J].現代電子技術,2009,32(8):122-124.

[6] 夏宇聞.Verilog數字系統設計教程[J].單片機與嵌入式系統應用,2003(6):51-51.

[7] 徐飛,李天煜,呂婧,等.一種自適應的寬頻信號源系統設計和實現[J].微型機與應用,2016,8:017.



作者信息:

王  晗,程  誠,施嘉儒

(清華大學 工程物理系,北京100086)

此內容為AET網站原創,未經授權禁止轉載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
亚洲一区二区三区在线看| 久久精品亚洲乱码伦伦中文| 国产色爱av资源综合区| 欧美日韩一区在线视频| 欧美jizzhd精品欧美巨大免费| 小嫩嫩精品导航| 亚洲一区欧美二区| 亚洲午夜未删减在线观看| 99热精品在线| 日韩亚洲精品在线| 9人人澡人人爽人人精品| 亚洲乱码国产乱码精品精可以看| 亚洲电影成人| 久久国产精品亚洲va麻豆| 午夜亚洲精品| 欧美一区二区三区日韩视频| 性亚洲最疯狂xxxx高清| 亚洲专区一二三| 午夜精品久久久久久久白皮肤 | 91久久在线视频| 亚洲精品国精品久久99热| 亚洲精品在线免费观看视频| 亚洲激情在线播放| 亚洲精品国产系列| 一区二区三区偷拍| 亚洲欧美日韩一区二区三区在线观看 | 国产婷婷精品| 伊甸园精品99久久久久久| 亚洲国产免费| 亚洲精品免费电影| 一区二区三区四区五区在线| 亚洲在线黄色| 欧美一区二区三区在线视频| 亚洲国内高清视频| 日韩一级黄色片| 亚洲一区日韩| 久久aⅴ国产紧身牛仔裤| 久久伊人一区二区| 欧美另类在线播放| 国产精品白丝jk黑袜喷水| 国产老肥熟一区二区三区| 精品盗摄一区二区三区| 亚洲激情在线激情| 一区二区欧美国产| 性一交一乱一区二区洋洋av| 91久久久国产精品| 亚洲一级网站| 久久九九免费视频| 欧美国产精品日韩| 国产精品户外野外| 好吊色欧美一区二区三区视频| 亚洲国产欧美一区| 中文国产亚洲喷潮| 欧美一区二区成人6969| 亚洲另类黄色| 欧美一区二区三区四区夜夜大片| 美日韩精品视频| 欧美丝袜第一区| 国产在线精品成人一区二区三区| 亚洲国产女人aaa毛片在线| 亚洲深夜福利在线| 亚洲国产高潮在线观看| 在线综合亚洲| 久久婷婷综合激情| 欧美性jizz18性欧美| 激情婷婷欧美| 日韩亚洲成人av在线| 欧美在线观看视频一区二区三区| 日韩性生活视频| 久久久精品午夜少妇| 欧美特黄a级高清免费大片a级| 激情五月婷婷综合| 中文国产一区| 亚洲美女在线看| 久久精品中文字幕一区二区三区| 欧美乱大交xxxxx| 韩国一区电影| 亚洲欧美国产77777| 亚洲精品中文字幕在线观看| 久久国产色av| 欧美午夜精品| 最新亚洲电影| 久久精品五月| 欧美伊人久久| 欧美丝袜一区二区| 亚洲欧洲日本专区| 欧美影院精品一区| 亚洲欧美视频一区| 欧美精品亚洲精品| 一区在线视频观看| 香蕉久久国产| 亚洲综合精品四区| 欧美日韩成人综合| 亚洲国产精品999| 久久精品人人| 久久精品一级爱片| 国产精品腿扒开做爽爽爽挤奶网站| 亚洲欧洲综合另类| 亚洲国产精品精华液2区45| 欧美一区午夜精品| 国产精品v欧美精品v日韩| 亚洲欧洲在线播放| 亚洲人成精品久久久久| 久久精品麻豆| 国产精品一区二区在线观看| 中国成人黄色视屏| 国产精品99久久久久久人 | 亚洲激情自拍| 亚洲国产天堂久久综合| 久久国产精品网站| 国产欧美精品一区二区色综合 | 免播放器亚洲一区| 好吊一区二区三区| 欧美一区二区三区日韩视频| 欧美亚洲午夜视频在线观看| 欧美性视频网站| 一区二区精品国产| 亚洲调教视频在线观看| 欧美日韩免费观看一区| 亚洲精品麻豆| 在线一区亚洲| 欧美私人网站| 亚洲尤物视频在线| 欧美一区二区三区在线视频 | 国产精品福利在线观看网址| 一区二区三区日韩精品视频| 一区二区三区久久| 欧美日韩精选| 99一区二区| 亚洲视频1区| 国产精品黄视频| 亚洲影院免费观看| 欧美在线视频免费观看| 国产日韩精品视频一区| 欧美中文日韩| 欧美成人蜜桃| 亚洲美女性视频| 亚洲欧美www| 国产亚洲成人一区| 久久精品一区四区| 欧美成人免费播放| 日韩天堂在线视频| 亚洲制服丝袜在线| 国产日韩亚洲欧美| 亚洲国产欧美一区二区三区久久| 男人的天堂亚洲在线| 亚洲精品激情| 亚洲在线视频免费观看| 国产欧美精品va在线观看| 久久精品99久久香蕉国产色戒| 欧美成人免费全部| 一本色道久久综合狠狠躁篇的优点| 性欧美videos另类喷潮| 国产啪精品视频| 久久精品国产精品| 欧美理论在线| 亚洲亚洲精品在线观看 | 亚洲成人在线免费| 一区二区三区日韩在线观看 | 国产婷婷成人久久av免费高清| 亚洲高清视频一区| 欧美区在线观看| 亚洲自拍偷拍视频| 蜜桃精品一区二区三区| 亚洲美女福利视频网站| 欧美在线视频免费| 亚洲国产一区在线观看| 亚洲自拍偷拍一区| 伊人久久大香线蕉综合热线 | 欧美+亚洲+精品+三区| 亚洲九九精品| 久久精品视频99| 日韩视频在线观看一区二区| 午夜精品一区二区三区在线播放| 国产视频欧美视频| 亚洲免费精品| 国产精品自在线| 亚洲美女av黄| 国产日韩高清一区二区三区在线| 亚洲免费成人av电影| 欧美粗暴jizz性欧美20| 亚洲伦理在线免费看| 欧美一级在线视频| 91久久精品国产91久久| 欧美一区二区视频97| 亚洲高清自拍| 欧美亚洲专区| 亚洲精品久久久蜜桃 | 国产精品久久久久77777| 久久精品日韩欧美| 国产精品成人一区二区艾草| 亚洲国产mv| 国产精品久久久久aaaa樱花| 亚洲精品一二三| 国产亚洲a∨片在线观看| 亚洲午夜高清视频| 亚洲电影免费| 久久久久国产精品一区三寸| 亚洲视频电影图片偷拍一区| 嫩草成人www欧美|