《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計(jì) > 設(shè)計(jì)應(yīng)用 > JESD204B Subclass1模式時(shí)鐘設(shè)計(jì)與調(diào)試
JESD204B Subclass1模式時(shí)鐘設(shè)計(jì)與調(diào)試
2018年電子技術(shù)應(yīng)用第4期
呂志鵬1,2,馬小兵1,禹衛(wèi)東1
1.中國科學(xué)院電子學(xué)研究所,北京100190;2.中國科學(xué)院大學(xué) 電子電氣與通信工程學(xué)院,北京100039
摘要: JESD204B協(xié)議是用于數(shù)據(jù)轉(zhuǎn)換器與FPGA/ASIC之間數(shù)據(jù)傳輸?shù)母咚俅袇f(xié)議,Subclass1模式是該協(xié)議完成確定性延時(shí)功能的重要模式。對(duì)JESD204B協(xié)議Subclass1模式的工作原理和時(shí)鐘設(shè)計(jì)要求進(jìn)行分析,并總結(jié)出Subclass1模式時(shí)鐘調(diào)試方法。利用Xilinx Virtex-7系列FPGA搭建JESD204B自收發(fā)鏈路對(duì)該方法進(jìn)行驗(yàn)證。結(jié)果表明,該時(shí)鐘調(diào)試方法能夠滿足Subclass1模式的時(shí)鐘設(shè)計(jì)要求,保證數(shù)據(jù)的穩(wěn)定收發(fā)。
中圖分類號(hào): TN919.3+4
文獻(xiàn)標(biāo)識(shí)碼: A
DOI:10.16157/j.issn.0258-7998.173847
中文引用格式: 呂志鵬,馬小兵,禹衛(wèi)東. JESD204B Subclass1模式時(shí)鐘設(shè)計(jì)與調(diào)試[J].電子技術(shù)應(yīng)用,2018,44(4):56-60.
英文引用格式: Lv Zhipeng,Ma Xiaobing,Yu Weidong. The design and debug of timing-clock for JESD204B Subclass1 mode[J]. Application of Electronic Technique,2018,44(4):56-60.
The design and debug of timing-clock for JESD204B Subclass1 mode
Lv Zhipeng1,2,Ma Xiaobing1,Yu Weidong1
1.Institute of Electronics,Chinese Academy of Sciences,Beijing 100190,China; 2.School of Electronic Electrical and Communication Engineering,University of Chinese Academy of Sciences,Beijing 100039,China
Abstract: JESD204B protocol is a kind of high-speed series protocol to transmit data between data converter and FPGA or ASIC. Subclass1 is an important mode to implement deterministic latency of JESD204B protocol. This article analyzes the principle and timing requirement of the Subclass1 deterministic latency mode and summarizes a method to debug the clock of JESD204B protocol. The method is verified through the self-transmitting and self-receiving loopback of serial data based on Xilinx Virtex-7 FPGA. The result indicates that this method can meet the timing requirement of Subclass1 and guarantee the stable transmission and reception of data.
Key words : JESD204B;Subclass1;deterministic latency;FPGA;timing-clock
0 引言

    傳統(tǒng)的數(shù)據(jù)轉(zhuǎn)換器采用CMOS和LVDS等并行傳輸接口,隨著數(shù)據(jù)傳輸速率的不斷提高,并行傳輸總線逐漸暴露出信號(hào)同步難、偏移大、抗干擾能力弱、布局布線面積大、成本高等問題[1]。而高速串行傳輸總線在以上方面則表現(xiàn)出巨大的優(yōu)勢。JESD204B協(xié)議是國際組織JEDEC提出的一種高速串行協(xié)議,用于數(shù)據(jù)轉(zhuǎn)換器與FPGA/ASIC之間的數(shù)據(jù)傳輸。該協(xié)議的最高傳輸速率為12.5 Gbit/s,具有確定性延時(shí)功能,能夠保持各通道數(shù)據(jù)的同步傳輸[2-3]

    Subclass1模式是JESD204B協(xié)議完成確定性延時(shí)功能的重要模式,如TI、ADI等主流半導(dǎo)體廠商的JESD204B接口數(shù)據(jù)轉(zhuǎn)換器產(chǎn)品都具備Subclass1模式。因此正確理解Subclass1確定性延時(shí)機(jī)制有助于JESD204B接口數(shù)據(jù)轉(zhuǎn)換器的開發(fā),而正確的時(shí)鐘關(guān)系是完成Subclass1模式的重中之重。本文分析了Subclass1模式的工作原理以及時(shí)鐘設(shè)計(jì)需求,并根據(jù)該設(shè)計(jì)需求總結(jié)出Subclass1時(shí)鐘調(diào)試方法,利用Xilinx Virtex-7系列FPGA XC7VX690T搭建的JESD204B協(xié)議自收發(fā)回路驗(yàn)證該方法的有效性[4]

1 JESD204B確定性延時(shí)原理

    JESD204B協(xié)議將確定性延時(shí)定義為數(shù)據(jù)從發(fā)射端的并行端口輸入到從接收端并行端口輸出所經(jīng)歷的時(shí)間。該確定性延時(shí)具有兩層含義:(1)延時(shí)具有可重復(fù)性,不隨時(shí)間或再同步事件而改變;(2)JESD204B的各個(gè)通道之間具有相同的確定性延時(shí),從而保證多通道數(shù)據(jù)的同步傳輸。

    JESD204B協(xié)議確定性延時(shí)以多幀(Multi Frame)為處理單元,相應(yīng)的時(shí)鐘信號(hào)為本地多幀時(shí)鐘(Local Multi Frame Clock,LMFC)。圖1和圖2分別是JESD204B協(xié)議數(shù)據(jù)發(fā)射和接收過程的時(shí)序圖。當(dāng)發(fā)射端檢測到來自接收端的~SYNC信號(hào)的上升沿時(shí),在下一個(gè)LMFC的上升沿開始發(fā)射ILA(Initial Lane Alignment)數(shù)據(jù)以及后續(xù)的用戶數(shù)據(jù)。由于各通道數(shù)據(jù)到達(dá)接收端的時(shí)間不同,接收端通過數(shù)據(jù)緩存器對(duì)先到達(dá)的數(shù)據(jù)進(jìn)行緩存,并在某一特定時(shí)刻進(jìn)行釋放。該釋放時(shí)刻通過RBD(Rx Buffer Delay)來描述,該參數(shù)以幀的個(gè)數(shù)為計(jì)量單位,是指緩存器從接收端的某一LMFC上升沿開始所經(jīng)歷的緩存時(shí)間。當(dāng)緩存時(shí)間等于RBD幀的持續(xù)時(shí)間時(shí),緩存器對(duì)數(shù)據(jù)進(jìn)行釋放,從而完成各通道之間的同步輸出。

qrs3-t1.gif

qrs3-t2.gif

    由此可見,LMFC是JESD204B完成確定性延時(shí)功能的時(shí)鐘參考。為了完成多通道數(shù)據(jù)的同步傳輸,各通道之間的LMFC必須同步且邊沿對(duì)齊。

2 Subclass1 LMFC對(duì)齊機(jī)制

    Subclass1模式由一個(gè)外部的SYSREF信號(hào)給各通道LMFC提供統(tǒng)一的邊沿對(duì)齊參考,用器件時(shí)鐘(Device Clock)去采集SYSREF信號(hào)的上升沿來確定LMFC的對(duì)齊時(shí)刻[2,5]。器件時(shí)鐘針對(duì)數(shù)據(jù)轉(zhuǎn)換器指的是采樣時(shí)鐘,針對(duì)FPGA指的是JESD204B邏輯模塊的全局工作時(shí)鐘,或者是串行收發(fā)器(GTH)的參考時(shí)鐘。器件時(shí)鐘一方面驅(qū)動(dòng)數(shù)據(jù)轉(zhuǎn)換器工作,另一方面產(chǎn)生JESD204B協(xié)議的各級(jí)時(shí)鐘,如圖3所示。

qrs3-t3.gif

    SYSREF信號(hào)有3種模式:脈沖模式、周期模式和間隙性周期模式。脈沖模式只在鏈路初始同步階段對(duì)LMFC進(jìn)行對(duì)齊。如圖4所示,在某一時(shí)刻,器件時(shí)鐘的上升沿采集到SYSREF信號(hào)的低電平,當(dāng)器件時(shí)鐘在接下來的某一時(shí)刻第一次采集到SYSREF信號(hào)的高電平時(shí),該時(shí)刻就作為LMFC對(duì)齊的參考基準(zhǔn)。

qrs3-t4.gif

    周期性模式是指器件時(shí)鐘在每一次捕捉到SYSREF信號(hào)的上升沿時(shí)都會(huì)被判定為一次LMFC對(duì)齊事件,如圖5所示,對(duì)齊時(shí)刻是在每一個(gè)SYSREF周期內(nèi)器件時(shí)鐘第一次采集到SYSREF高電平的時(shí)刻,且采集時(shí)刻要呈周期性重復(fù)。該模式能夠保持鏈路的穩(wěn)定工作。

qrs3-t5.gif

    在間隙性周期模式下SYSREF信號(hào)不是時(shí)刻存在的,而是依據(jù)鏈路是否發(fā)出同步請(qǐng)求而定。當(dāng)鏈路發(fā)出再同步請(qǐng)求時(shí),數(shù)據(jù)的發(fā)射端和接收端都可以向時(shí)鐘器件發(fā)出請(qǐng)求以產(chǎn)生SYSREF信號(hào),使得鏈路再次達(dá)到同步狀態(tài)。

    由以上闡述可知,JESD204B Subclass1的時(shí)鐘設(shè)計(jì)必須滿足以下要求:

    (1)為了使器件時(shí)鐘能夠采集到SYSREF信號(hào)的上升沿,SYSREF與器件時(shí)鐘之間必須留有足夠的建立保持時(shí)間。

    (2)對(duì)于SYSREF周期模式,SYSREF與器件時(shí)鐘必須保持同步關(guān)系,從而在每個(gè)SYSREF周期內(nèi),器件時(shí)鐘都可以在同一時(shí)刻采集到SYSREF信號(hào)的高電平,進(jìn)而使LMFC保持固定的對(duì)齊邊沿。

3 時(shí)鐘調(diào)試方法

3.1 時(shí)鐘解決方案

    TI公司開發(fā)的可配置時(shí)鐘芯片LMK04828B是一款低抖動(dòng)時(shí)鐘芯片,該時(shí)鐘芯片支持多路同步輸出,共有7組/14路時(shí)鐘輸出端口,每組包含兩路時(shí)鐘輸出,分別輸出器件時(shí)鐘和SYSREF。該芯片具備數(shù)字延時(shí)和模擬延時(shí)調(diào)節(jié)功能,能夠調(diào)節(jié)各路時(shí)鐘之間的延時(shí)差,從而使器件時(shí)鐘能夠容易地捕捉到SYSREF信號(hào)的上升沿。

3.2 調(diào)試方法

3.2.1 SYSREF頻率設(shè)置

    SYSREF在脈沖模式下對(duì)頻率沒有特定要求。在周期性模式下,頻率必須與LMFC之間呈整數(shù)倍關(guān)系。根據(jù)圖3可得LMFC與SYSREF的計(jì)算公式如下:

     qrs3-gs1-2.gif

其中,F(xiàn)表示一幀數(shù)據(jù)中的字節(jié)數(shù),K表示一個(gè)多幀數(shù)據(jù)中幀的個(gè)數(shù),R表示LMFC與SYSREF的頻率倍數(shù)關(guān)系。

3.2.2 SYSREF建立保持時(shí)間調(diào)節(jié)

    利用LMK04828B的數(shù)字延時(shí)功能調(diào)整SYSREF與器件時(shí)鐘之間的延時(shí)關(guān)系來滿足建立保持時(shí)間要求,還可以通過增加SYSREF信號(hào)的高電平持續(xù)時(shí)間來實(shí)現(xiàn)。如圖6所示,用器件時(shí)鐘的上升沿采集SYSREF信號(hào)的上升沿。SYSREF的高電平最小持續(xù)時(shí)間如式(3)所示,其中T表示器件時(shí)鐘的周期,Tsu表示建立時(shí)間要求,Th表示保持時(shí)間要求。此時(shí)SYSREF高電平范圍內(nèi)有兩個(gè)器件時(shí)鐘上升沿,即便第一個(gè)器件時(shí)鐘上升沿與SYSREF上升沿之間的延時(shí)不滿足建立時(shí)間要求,第二個(gè)器件時(shí)鐘上升沿依然能夠采集到SYSREF的高電平。

    qrs3-gs3.gif

qrs3-t6.gif

    通常情況下可以結(jié)合以上兩種方法來使SYSREF滿足建立保持時(shí)間要求。首先利用LMK04828B的數(shù)字延時(shí)功能調(diào)節(jié)器件時(shí)鐘與SYSREF的延時(shí),將器件時(shí)鐘上升沿滯后于SYSREF,并保持一段較長的時(shí)間間隔。然后通過增加SYSREF的高電平持續(xù)時(shí)間來進(jìn)一步保證建立保持時(shí)間。

3.2.3 SYSREF占空比調(diào)節(jié)

    SYSREF的高電平持續(xù)時(shí)間并不是越長越好,當(dāng)SYSREF高電平持續(xù)時(shí)間過長時(shí),即使器件時(shí)鐘采集到SYSREF的高電平,但是由于不易采集到SYSREF的低電平而無法被判定為采集到SYSREF的上升沿事件。通常由LMK04828B直接輸出占空比為50%的SYSREF信號(hào)即可。

4 實(shí)驗(yàn)驗(yàn)證方案

    本實(shí)驗(yàn)搭建FPGA串行數(shù)據(jù)自收發(fā)鏈路,通過調(diào)整接收端的SYSREF信號(hào)與器件時(shí)鐘之間的延時(shí)關(guān)系以及SYSREF信號(hào)高電平持續(xù)時(shí)間來驗(yàn)證以上調(diào)試方法[4]。自收發(fā)鏈路結(jié)構(gòu)圖如圖7所示。

qrs3-t7.gif

    自收發(fā)回路由一片F(xiàn)PGA和一片LMK04828B構(gòu)成。FPGA選取Xilinx公司Virtex-7系列產(chǎn)品XC7VX690T[6]。該片F(xiàn)PGA上集成的高速串行收發(fā)器(GTH)的最高傳輸速率為13.1 Gbit/s。串行數(shù)據(jù)的發(fā)射與接收通過JESD-204B IP core來完成。該IP core的工作需要全局時(shí)鐘(TX/RXGLBCLK)、GTH的參考時(shí)鐘(TX/RXREFCLK)以及SYSREF信號(hào),其中TX/RXGLBCLK作為器件時(shí)鐘來捕捉SYSREF的上升沿。時(shí)鐘信號(hào)均由LMK04828B提供。FPGA自收發(fā)回路之間通過4個(gè)lane傳輸數(shù)據(jù),在串行速率4.8 Gbit/s條件下進(jìn)行測試。JESD204B鏈路參數(shù)設(shè)置如表1所示。

qrs3-b1.gif

    根據(jù)Xilinx JESD204B IP core用戶手冊(cè)[7],全局時(shí)鐘和參考時(shí)鐘的頻率計(jì)算公式為:

     qrs3-b1-x1.gif

    根據(jù)表1中的參數(shù)配置可計(jì)算出鏈路的LMFC以及SYSREF的頻率:

     qrs3-b1-x2.gif

    為了能夠產(chǎn)生高電平持續(xù)時(shí)間可控的SYSREF信號(hào),由LMK04828B產(chǎn)生一路與RXGLBCLK同步且頻率是RXGLBCLK 2倍的時(shí)鐘信號(hào),即圖7中的CLK_GEN_SYSREF的頻率為240 MHz。FPGA對(duì)該時(shí)鐘進(jìn)行分頻產(chǎn)生接收端的SYSREF信號(hào),并利用計(jì)數(shù)邏輯控制SYSREF信號(hào)的高電平持續(xù)時(shí)間。

5 實(shí)驗(yàn)結(jié)果

    實(shí)驗(yàn)通過JESD204B IP core的sync、tx_tready、rx_tvalid信號(hào)來觀察鏈路的同步狀態(tài)和數(shù)據(jù)收發(fā)狀態(tài),其狀態(tài)及意義如表2所示。圖8~圖11是SYSREF與RXGLBCLK的延時(shí)關(guān)系圖,分別與實(shí)驗(yàn)1~實(shí)驗(yàn)4相對(duì)應(yīng)。SYSREF與RXGLBCLK之間的數(shù)據(jù)關(guān)系如表3所示。延時(shí)關(guān)系中符號(hào)為負(fù)表示RXGLBCLK上升沿超前于SYSREF的上升沿,符號(hào)為正表示RXGLBCLK的上升沿滯后于SYSREF的上升沿。圖12與圖13是通過FPGA的ILA(Integrated Logic Analyzer)抓取的JESD204B接收端數(shù)據(jù)以及鏈路狀態(tài)信號(hào)。

qrs3-b2.gif

qrs3-t8.gif

qrs3-t9.gif

qrs3-t10.gif

qrs3-t11.gif

qrs3-b3.gif

qrs3-t12.gif

qrs3-t13.gif

    實(shí)驗(yàn)1對(duì)應(yīng)的鏈路狀態(tài)圖如圖12所示,此時(shí)sync、tx_tready、rx_tvalid信號(hào)均處于低電平狀態(tài),表明鏈路處于同步請(qǐng)求狀態(tài)。由圖2可知,接收端只有在連續(xù)接收到正確的/K/字符且LMFC對(duì)齊時(shí)接收端才會(huì)拉高sync以撤銷同步請(qǐng)求。所以此時(shí)鏈路不通的原因可能有兩個(gè):(1)數(shù)據(jù)傳輸出現(xiàn)問題,接收端沒有接收到正確的/K/字符;(2)LMFC沒有達(dá)到對(duì)齊狀態(tài)。

    與實(shí)驗(yàn)1相比,實(shí)驗(yàn)2保持SYSREF的高電平持續(xù)時(shí)間不變,將RXGLBCLK的上升沿滯后于SYSREF上升沿2.49 ns。實(shí)驗(yàn)3、實(shí)驗(yàn)4保持RXGLBCLK與SYSREF的延時(shí)關(guān)系不變,增加SYSREF的高電平持續(xù)時(shí)間。實(shí)驗(yàn)2、實(shí)驗(yàn)3、實(shí)驗(yàn)4對(duì)應(yīng)的鏈路狀態(tài)圖如圖13所示,此時(shí)sync、tx_tready、rx_tvalid信號(hào)均處于高電平狀態(tài),表明鏈路已達(dá)同步狀態(tài),數(shù)據(jù)收發(fā)正常。從而證明實(shí)驗(yàn)1中鏈路不通是由于LMFC沒有達(dá)到對(duì)齊狀態(tài)所致,同時(shí)也證明了通過調(diào)節(jié)器件時(shí)鐘與SYSREF的延時(shí)關(guān)系或者增加SYSREF的高電平持續(xù)時(shí)間均可使器件時(shí)鐘捕捉到SYSREF的上升沿。實(shí)際調(diào)試中,可同時(shí)結(jié)合這兩種方法進(jìn)行調(diào)試。

6 結(jié)論

    相比于并行傳輸總線,JESD204B高速串行協(xié)議在傳輸速率、信號(hào)同步性、抗干擾性能以及設(shè)計(jì)成本方面具有巨大優(yōu)勢,已逐漸成為數(shù)據(jù)轉(zhuǎn)換器接口設(shè)計(jì)的主流方案,而Subclass1模式在JESD204B協(xié)議完成確定性延時(shí)功能方面具有重要作用。本文分析了JESD204B協(xié)議Subclass1確定性延時(shí)機(jī)制及其時(shí)鐘設(shè)計(jì)要求,總結(jié)出Subclass1模式時(shí)鐘調(diào)試方法,并設(shè)計(jì)實(shí)驗(yàn)驗(yàn)證了該方法的有效性,為JESD204B數(shù)據(jù)轉(zhuǎn)換器的開發(fā)提供一定的技術(shù)參考。

參考文獻(xiàn)

[1] 焦喜香,吳兵,李武建,等.基于JESD204B協(xié)議的高速雷達(dá)數(shù)字接收機(jī)設(shè)計(jì)[J].信息通信,2016(6):42-44.

[2] JEDEC.Serial interface for data converters JESD204B.01[S].2011.

[3] HARRIS J.What is JESD204B and why should we pay attention to it?[J/OL].JESD204B Survival Guide,2013[2017-09-04].www.analog.com/media/en/technical-docu-mentation/technical-articles/JESD204B-Surviual-Guide.pdf.

[4] 劉安,禹衛(wèi)東,馬小兵,等.基于FPGA的高速串行數(shù)據(jù)收發(fā)接口設(shè)計(jì)[J].電子技術(shù)應(yīng)用,2017,43(6):48-51.

[5] JONES D. JESD204B子類:簡介和確定性延遲[J].中國電子商情(基礎(chǔ)電子),2015(3):24-29.

[6] Xilinx.All programmable 7 series product tables and productselection guide[Z].2015.

[7] Xilinx.JESD204 v6.1.LogiCORE IP product guide[Z].2015.



作者信息:

呂志鵬1,2,馬小兵1,禹衛(wèi)東1

(1.中國科學(xué)院電子學(xué)研究所,北京100190;2.中國科學(xué)院大學(xué) 電子電氣與通信工程學(xué)院,北京100039)

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
一区二区三区国产盗摄| 亚洲区一区二| 亚洲黄色三级| 伊人成年综合电影网| 国内精品福利| 国产亚洲精品久久久| 国产精品久久久久天堂| 欧美日韩中文字幕精品| 欧美日韩国产限制| 欧美日韩国产首页| 欧美日韩国产不卡| 欧美色欧美亚洲高清在线视频| 欧美精品一区二区在线播放| 欧美成人精品不卡视频在线观看 | 亚洲国产精品成人精品| 在线观看视频一区二区欧美日韩| 国内精品久久久久久久影视蜜臀| 国产在线精品二区| 伊人春色精品| 91久久精品视频| 亚洲三级影片| 一本色道久久加勒比88综合| 99国产精品视频免费观看一公开| 日韩亚洲欧美一区二区三区| 中文在线资源观看网站视频免费不卡| 一本色道久久88精品综合| 一本色道久久综合亚洲精品不卡 | 99日韩精品| 国产精品99久久久久久久久久久久 | 亚洲国产小视频| 夜夜嗨av一区二区三区四季av| 亚洲午夜精品久久久久久浪潮| 亚洲一区一卡| 久久成人综合网| 日韩视频永久免费| 亚洲一区尤物| 久久露脸国产精品| 欧美激情一区二区| 欧美视频日韩| 国产在线播精品第三| 在线日本高清免费不卡| 亚洲精选中文字幕| 午夜视频一区在线观看| 亚洲黄页一区| 亚洲无线观看| 久久久www成人免费无遮挡大片| 欧美大片免费久久精品三p| 欧美日韩在线免费| 国产在线成人| 亚洲美女色禁图| 欧美在线观看一区| 99在线|亚洲一区二区| 欧美一区二区三区四区在线| 久久综合五月天婷婷伊人| 欧美日韩视频不卡| 国产一区二区久久久| 亚洲精品美女免费| 欧美一二区视频| 亚洲伦伦在线| 午夜精品网站| 欧美久久影院| 国产偷国产偷亚洲高清97cao| 亚洲国产精品第一区二区三区| 亚洲一区二区三区精品动漫| 亚洲黄色视屏| 欧美一区二区三区在线观看视频| 欧美α欧美αv大片| 国产精品亚洲一区二区三区在线| 影音欧美亚洲| 亚洲一区二区三区免费观看| 亚洲激情视频在线| 性欧美1819sex性高清| 欧美成人激情在线| 国产香蕉97碰碰久久人人| 亚洲精品日韩激情在线电影| 久久成人精品| 香蕉久久夜色| 欧美日韩精品一区| 亚洲成色999久久网站| 亚洲欧美日韩一区在线| 一区二区三区回区在观看免费视频| 久久精品一区二区三区中文字幕| 欧美日韩亚洲91| 亚洲国产一区二区三区a毛片| 欧美一区二区高清| 亚洲一区制服诱惑| 欧美国产精品久久| 激情欧美日韩一区| 午夜精品久久久久久久99热浪潮| 亚洲天堂免费观看| 欧美精品日本| 亚洲第一天堂av| 久久精品国产v日韩v亚洲| 性欧美1819性猛交| 欧美性一二三区| 99视频在线观看一区三区| 亚洲韩日在线| 久久综合导航| 国语自产精品视频在线看一大j8| 亚洲综合色激情五月| 亚洲欧美激情在线视频| 欧美日韩一区二区三区四区在线观看| 亚洲大胆av| 亚洲国产精品一区二区尤物区| 久久精品导航| 国产一区二区三区在线播放免费观看 | 一二三四社区欧美黄| 老鸭窝91久久精品色噜噜导演| 国产欧美精品一区二区色综合| 一区二区三区高清| 亚洲视频1区| 欧美日韩亚洲精品内裤| 亚洲日产国产精品| 99re6这里只有精品| 欧美黑人一区二区三区| 亚洲第一色中文字幕| 亚洲电影天堂av| 美女成人午夜| 亚洲第一在线综合网站| 亚洲黄色小视频| 欧美成人网在线| 亚洲精品1234| av成人免费| 欧美视频在线观看 亚洲欧| av成人手机在线| 亚洲男人av电影| 国产精品激情偷乱一区二区∴| 在线视频亚洲欧美| 亚洲免费在线精品一区| 国产精品美女午夜av| 亚洲一区在线观看视频| 欧美亚洲尤物久久| 国产日韩欧美自拍| 久久精品免费电影| 麻豆国产精品777777在线| 亚洲高清一二三区| 日韩一级免费| 欧美日韩一区二| 亚洲一区影院| 久久久久久久久久码影片| 尤物视频一区二区| 日韩视频在线一区二区| 欧美日韩在线精品| 亚洲尤物精选| 久久久999成人| 亚洲国产精品第一区二区| 一本综合久久| 国产精品午夜春色av| 久久激情一区| 欧美精品18+| 亚洲图片自拍偷拍| 久久久久久伊人| 亚洲国产高清一区| 亚洲综合精品| 国产真实乱偷精品视频免| 亚洲精品男同| 国产精品久久九九| 久久精品一区二区国产| 欧美日韩成人在线播放| 亚洲综合色噜噜狠狠| 久久午夜视频| 艳女tv在线观看国产一区| 久久精品毛片| 91久久精品国产| 欧美一级片一区| 亚洲国产片色| 久久国产一区| 亚洲精品在线免费观看视频| 欧美影视一区| 亚洲国产精品一区二区久| 亚洲综合色在线| 亚洲成人原创| 久久不射中文字幕| 亚洲国产美女精品久久久久∴| 亚洲影院污污.| 在线欧美小视频| 午夜国产精品影院在线观看| 在线国产亚洲欧美| 午夜天堂精品久久久久| 1024国产精品| 久久福利一区| 夜夜躁日日躁狠狠久久88av| 久久网站免费| 亚洲尤物视频在线| 欧美国产一区二区| 欧美一区二区成人| 欧美午夜精品久久久久久人妖| 久久av最新网址| 国产精品第一区| 亚洲精品小视频在线观看| 国产日韩欧美一区| 宅男噜噜噜66一区二区| 一区视频在线| 欧美中文在线视频| av成人黄色| 欧美黄色片免费观看| 久久激情视频| 国产片一区二区| 国产精品99久久久久久宅男| 在线观看日韩欧美|